1 / 49
文档名称:

计算机组成原理习题课.ppt

格式:ppt   大小:2,192KB   页数:49页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

计算机组成原理习题课.ppt

上传人:文库新人 2020/3/2 文件大小:2.14 MB

下载得到文件列表

计算机组成原理习题课.ppt

文档介绍

文档介绍:计算机组成原理****题课2014-5-61计算机组成原理第3章P111第1题1、设有一个具有20位地址和32位字长的存储器,问:(1)该存储器能存储多少字节的信息?存储容量=存储单元个数×每单元字节数=220×(32bit÷8bit)=4M(2)如果存储器由512K×8位SRAM芯片组成,需要多少片?需要做存储芯片的字位扩展,所需芯片数d=220×32/512K×8=8片位扩展:4片512K×8位芯片构成512K×32位的存储组;字扩展:2组512K×32位存储组构成1M×32位的存储器。(3)需要多少位地址做芯片选择?字扩展的是2个存储组,因此,需1位地址做片选。2014-5-62计算机组成原理第3章P111第3题3、用16K×8位的DRAM芯片构成64K×32位存储器,要求:(1)画出该存储器的组成逻辑框图。由16K×8位的芯片进行字位扩展构成64K×32位存储器,共需芯片数d=64K×32/16K×8=16片;位扩展:由4片16K×8位芯片构成16K×32位存储组;字扩展:由4组16K×32位存储组构成64K×32位存储器;因此,4个存储组的片选信号应由最高两位地址A14和A15产生;该存储器的组成逻辑框图如下:2:4译码器A14A15CS3CS2CS0CS1A13~A0D0~D7/WE2014-5-63计算机组成原理第3章P111第3题16K×8RAMA13~A0D7~D0/WE/CS16K×8RAMA13~A0D7~D0/WE/CSA13~A0D7~D0D15~D816K×8RAMA13~A0D7~D0/CS/WE16K×8RAMA13~A0D7~D0/CS/WED23~D16D31~D23/CS/WE位扩展2014-5-64计算机组成原理字 扩 展16K×32存储组A13~A0D31~D0/WE/CS16K×32存储组A13~A0D31~D0/WE/CS16K×32存储组A13~A0D31~D0/WE/CS16K×32存储组A13~A0D31~D0/CS/WE/WEA13~A0D31~D074LS139/G1BA/Y0/Y1/Y2/Y3/MREQA14A152014-5-65计算机组成原理第3章P111第5题5、要求用256K×16位SRAM芯片设计1024K×32位的存储器。SRAM芯片的两个控制端:当CS’有效时,该片选中。当W’/R=1时执行读操作,当W’/R=0时执行写操作。256K×16SRAMA17~A0D15~D0/WE/CS256K×16SRAMA17~A0D15~D0/WE/CSA17~A0D15~D0D31~D16CSWE解:所需芯片数d=1024K×32/256K×16=8片(1)位扩展:2片256K×16位芯片构成256K×32位存储组;地址线、片选、读写信号共用,数据线分高16位、低16位,如图示。位扩展2014-5-66计算机组成原理第3章P111第5题(2)字扩展:4组256K×32位存储组构成1024K×32位存储器,因容量由256K增大到1024K,共需地址线20条。原有地址线A17~A0、读写信号、32位数据线共用,最高两位地址线A18和A19经2-4译码器输出产生4个存储组的片选信号,如图所示。256K×32存储组A17~A0D31~D0/WE/CS256K×32存储组A17~A0D31~D0/WE/CS256K×32存储组A17~A0D31~D0/WE/CS256K×32存储组A17~A0D31~D0/CS/WE/WEA17~A0D31~D02-4译码器BA/Y0/Y1/Y2/Y3A18A19字扩展2014-5-67计算机组成原理第3章P111第6题6、用32K×8位的E2PROM芯片组成128K×16位的只读存储器,试问:(1)数据寄存器多少位?因为系统数据总线为16位,所以数据寄存器16位(2)地址寄存器多少位?因为存储器容量为128K,需系统地址总线17位,所以地址寄存器17位(3)共需多少个E2PROM芯片?所需芯片总数:(128K/32K)×(16/8)=8片2014-5-68计算机组成原理第3章P111第6题(4)画出此存储器的组成框图。CPU地址寄存器数据寄存器32K×832K×832K×832K×832K×832K×832K×832K×8CS3CS2CS1CS02:4译码器CS0~CS3A16A152014-5-69计算机组成原理第3章P111第7题7、某机器中,已知配有一个地址空间为0000H~3FFFH的ROM区域。现在再用一个RAM芯片(8K×8)形成40K×16位的RAM区域,起始地址为6000H。假设RAM芯片有CS’和WE’信号控制端。CPU的地址总线为A15~A0,数据总线为D15~D0,控制信号为R/W(读/写),MREQ’(访存),要求:(1)画