1 / 16
文档名称:

数电元器件.doc

格式:doc   页数:16页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数电元器件.doc

上传人:ranfand 2016/4/1 文件大小:0 KB

下载得到文件列表

数电元器件.doc

相关文档

文档介绍

文档介绍:第三章涉及的数字 IC芯片: 74HC00( 四 2 输入与非门)、 74HC02( 四 2输入或非门)、 74HC04( 六反相器)、 74HC05(OD 输出六反相器)、 7406(OC 输出标准 TT L 反相器)、 7407(OC 输出标准 TTL 缓冲器)、 CD4011( 四 2 输入与非门)、 CD4001( 四 2输入或非门)、 CD4051( 八选一模拟开关)、 CD4052 CD4051( 双四选一模拟开关) 等。与非门电路 74HC00 (四2输入与非门)(Y=( AB)’)74HC00 是TTL2 输入端四与非门,高电平 4V,低电平 1V,74HC00 工作特性,电源电压范圈:7V;输入电压: 7V;工作环境温度: 0~70°C。引脚名称说明引脚名称说明引脚名称说明 1A-4A 输入端 1Y-4Y 输出端 GND 地 1B-4B 输入端 VCC 电源 74HC02( Y= ( A+B )’)(四2输入或非门) 引脚名称说明引脚名称说明引脚名称说明 1A-4A 输入端 1Y-4Y 输出端 GND 地 1B-4B 输入端 VCC 电源 74HC04/74HCT04 是六反相器, 高速 CMOS 器件,低功耗肖特基的 TTL(LSTTL) 电路 74HC04 逻辑图 A 为输入端, Y 为输出端 74HC04 引脚图 74HC05(OD 输出六反相器)( 引脚图和 74HC04 一致) 7406(OC 输出标准 TTL 反相器)( 引脚图和 74HC04 一致) 7407(OC 输出标准 TTL 缓冲器)( 引脚图和 74HC04 类似,但是内部的反相器后没有小圆圈,即为缓冲器,而不是反相器) CD4011( 四 2输入与非门) 芯片功能图引脚图 CD4011 内部保护网络 CD4001( 四 2 输入或非门) 直流电源电压范围: --+20V (电压参考 VSS 段), 每个输出晶体管耗散功率: 100mW CD4051( 八选一模拟开关) CC4051 是单 8 通道数字控制模拟开关,有三个二进制控制输入端 A0、 A1、 A2和 INH 输入, 具有低导通阻抗和很低的截止漏电流。幅值为 ~ 20V 的数字信号可控制峰-峰值至 20V 的模拟信号。例如,若 VDD =+ 5V, VSS =0, VEE =- ,则 0~ 5V 的数字信号可控制- ~ 的模拟信号。这些开关电路在整个 VDD - VSS 和 VDD - VEE 电源范围内具有极低的静态功耗, 与控制信号的逻辑状态无关。当 INH 输入端= “1”时, 所有的通道截止。三位二进制信号选通 8 通道中的一通道, 可连接该输入端至输出。推荐工作条件:电源电压范围 3V~ 15V , 输入电压范围 0V~ VDD , 工作温度范围: M 类- 55℃~ 125 ℃,E 类- 40℃~ 85℃,极限值:电源电压- ~ 18V ,输入电压- ~ VDD+ , 输入电流± 10mA ,储存温度- 65℃~ 150 ℃,引出端符号: A0~ A2 地址端, I0/O0 ~ I7/O7 输入输出端, INH 禁止端, O/I 公共输出/ 输入端, VDD 正电源, VEE 模拟信号地, Vss 数字信号地。以上是 CD4051 作为量程切换的通道选择(反馈电阻选择) 的参考电路图 CD4052 ( 双四选一模拟开关) CD4052B 是双四选一模拟开关, 每组四选一模拟开关分别有 2 个二进制控制输入。这两位二进制信号可将 4 个模拟通道中任一个置为导通状态。 INH 输入端输入“1”电平时将两组四选一模拟开关所有通道置为关断状态。第四章涉及的数字 IC 芯片: 74HC139( 双 2-4 译码器)、 74HC138(3-8 译码器)、 74HC154(4-16 译码器)、 74HC151(8 选 1 数字选择器)、 74HC153( 双 4选 1 数字选择器) 74HC139( 双 2-4 译码器) M74HC139/74HC139 用于高性能的存贮译码或要求传输延迟时间短的数据传输系统, 在高性能存贮器系统中, 用这种译码器可以提高译码系统的效率。将快速赋能电路用于高速存贮器时, 译码器的延迟时间和存贮器的赋能时间通常小于存贮器的典型存取时间, 这就是说由肖特基钳位的系统译码器所引起的有效系统延迟可以忽略不计。 HC139 含有两个单独的 2线—4 线译码器, 当赋能输入端 G 为高电平时, 按二进制控制输入码从4 个输出端中译出一个低电平输出。在解调器应用中, 低电平有效的赋能输入端用作数据线。 INPUTS 输入 OUTPUTS 输出 SELECTED OUTPUT 选定的输