1 / 7
文档名称:

海思半导体Asic.docx

格式:docx   大小:22KB   页数:7页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

海思半导体Asic.docx

上传人:0640105 2020/10/4 文件大小:22 KB

下载得到文件列表

海思半导体Asic.docx

相关文档

文档介绍

文档介绍:一•集成电路设计前端流程及工具。设计输入1) 设计的行为或结构描述。2) 典型文本输入工具有ultraedit-.。3) 典型图形化输入工具-mentor的renoir。4) 我认为ultraedit-32最佳。代码调试1) 对设计输入的文件做代码调试,语法检查。2) 典型工具为debussy。前仿真1) 功能仿真2) 验证逻辑模型(没有使用时间延迟)。3) 典型工具有mentor公司的modelsim、synopsys公司的vcs和vss、aldec公司的active、cadense公司的nc。4) 我认为做功能仿真synopsys公司的vcs和vss速度最快,并且调试器最好用,mentor公司的modelsim对于读写文件速度最快,波形窗口比较好用。综合1) 把设计翻译成原始的目标工艺2) 最优化3) 合适的面积要求和性能要求4) 典型工具有mentor公司的leonardospectrum、synopsys公司的dc、synplicity公司的synplify。5) 推荐初学者使用mentor公司的leonardospectrum,由于它在只作简单约束综合后的速度和面积最优,如果你对综合工具比较了解,可以使用 synplicity公司的synplify。布局和布线1) 映射设计到目标工艺里指定位置2) 指定的布线资源应被使用3) 由于pld市场目前只剩下altera,xilinx,lattice,actel,quicklogic,atmel六家公司,其中前5家为专业pld公司,并且前3家几乎占有了90%的市场份额,而我们一般使用altera,xilinx公司的pld居多,所以典型布局和布线的工具为altera公司的quartusii和maxplusii、xilinx公司的ise和foudation。4) maxplusii和foudation分别为altera公司和xilinx公司的第一代产品, 所以布局布线一般使用 quartusii和ise。后仿真1) 时序仿真2) 验证设计一旦编程或配置将能在目标工艺里工作(使用时间延迟)。3) 所用工具同前仿真所用软件。时序分析1)一般借助布局布线工具自带的时序分析工具,也可以使用 raphics公司的tautiminganalysis软件。验证合乎性能规范1)验证合乎性能规范,如果不满足,回到第一步。版图设计1) 验证版版图设计。2) 在板编程和测试器件。,他们的区别现场可编程门阵列(FPGA)是基于通过可编程互联连接的可配置逻辑块( LCB)矩阵的可编程半导体器件。FPGA可以针对所需的应用或功能要求进行编程。其中可编程是基于SRAM的。一共包括三个部分:可配置逻辑块( CLB)、互连、SelectIO(IOB)、存储器、完整的时钟管理。FPGA的一般特性当今的FPGA已经远远超出了先前版本的基本性能,并且整合了常用功能(如 RAM、时钟管理和DSP)的硬(ASIC型)块。 FPGA内的基本元件如下所示。可配置逻辑块(CLB)CLB是FPGA内的基本逻辑单元。实际数量和特性会依器件的不同而不同,但是每个CLB都包含一个由4或6个输入、一些选型电路(多路复用器等)和触发器组成的可配置开关矩阵。开关矩阵是高度灵活的,可以进行配置以便处理组合逻辑、