1 / 3
文档名称:

数字电子技术基础-答案-部分.doc

格式:doc   大小:236KB   页数:3页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数字电子技术基础-答案-部分.doc

上传人:wxc6688 2020/10/30 文件大小:236 KB

下载得到文件列表

数字电子技术基础-答案-部分.doc

相关文档

文档介绍

文档介绍:,已知它们的输入短路电流为Iis=,高电平输入漏电流IiH=40。试问:当A=B=1时,G1的灌电流(拉,灌);A=0时,G1的拉电流(拉,灌)为120。,试据此确定它的下列参数:输出高电平UOH=3V;输出低电平UOL=;输入短路电流IiS=;高电平输入漏电流IiH=;阈值电平UT=;开门电平UON=;关门电平UOFF=;低电平噪声容限UNL=;高电平噪声容限UNH=;最大灌电流IOLmax=15mA;扇出系数N=,应视为高电平;(高电平,低电平,不定)此时如用万用表测量其电压,(,0V,)。、CT74H、CT74S、CT74LS四个系列的TTL集成电路,其中功耗最小的为CT74LS;速度最快的为CT74S;综合性能指标最好的为CT74LS。:静态功耗极低(很大,极低);而动态功耗随着工作频率的提高而增加(增加,减小,不变);输入电阻很大(很大,很小);噪声容限高(高,低,等)于TTL门。(OC门)在使用时须在输出与电源之间接一电阻(输出与地,输出与输入,输出与电源)。,,M=“0”,VM=,三态门输出为高阻,M点电位由后面“与或非”门的输入状态决定,后面与门中有一输入为0,所以VM=0V。,门2、3、4为高电平输入,此时VM=。,因为不能同时有效,即不能同时为低电平。“与非”门组成的电路,输入A、B的波形如图所示,试画出V0的波形。、2、3均为TTL门电路,平均延迟时间为20ns,画出VO的波形。