1 / 5
文档名称:

基于MicroBlaze的嵌入式系统设计.docx

格式:docx   大小:79KB   页数:5页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

基于MicroBlaze的嵌入式系统设计.docx

上传人:changjinlai 2021/1/20 文件大小:79 KB

下载得到文件列表

基于MicroBlaze的嵌入式系统设计.docx

相关文档

文档介绍

文档介绍:基于 MicroBlaze 的嵌入式系统设计
1
2020 年 4 月 19 日
文档仅供参考
基于 MicroBlaze 的嵌入式系统设计
由 技术编辑 于 星期二 , 03/26/ - 23:06 发表
摘 要:当今时代 ,嵌入式系统已经无所不在 ,与人们的日常生活息
息相关。嵌入式系统以微处理器为核心 ,以计算机技术为基础 ,其主
要特征是实时性强。据统计 ,当前世界上微处理器每年生产总量的
95 %以上都是面向嵌入式系统应用 ,围绕 Xilinx 公司的 MicroBlaze
微处理器 ,对其体系结构、设计流程和相关开发工具一一做出介绍 ,
而且经过一个简单的实例来说明以

MicroBlaze

处理器为内核的嵌
入式系统的开发过程。
1 MicroBlaze 处理器结构
MicroBlaze 处理器是 Xilinx 公司针对嵌入式处理器开发应用推出的
一种 32 位嵌入式处理器内核 ,她是一种软核结构 ,简单但灵活性强 ,
在目标器件中能够进行任意配置。她采用 RISC指令集、 Harvard
体系结构 ,该处理器有以下一些特征:
(1) 32 个 32 位通用寄存器和 2 个专用寄存器。
32 位指令系统 , 支持 3 个操作数和 2 种寻址方式。
分离的 32 位指令和数据总线 ,符合 IBM 的 OPB总线规范。
经过本地存储器总线 (LMB) 直接访问片内块存储器 (BRAM) 。
具有高速的指令和数据缓存 (cache) ,三级流水线结构。
2
2020 年 4 月 19 日
文档仅供参考
具有硬件调试模块 (MDM) 。
带 8 个输入 / 输出快速链路接口 ( FSL)。
说明:
DOPB器件内部的外围设备数据接口总线 ,用于处理器与片内的设
备进行数据交换。
DLMB 实现数据交换的本地块存储器总线 ,该总线为处理器内核与
块存储器 (BRAM) 之间提供专用的高速数据交换通道。
IOPB 用于实现外部程序存储器的总线接口。当程序较大时 ,需要外接大容量的存储器 ,该总线提供读取指令的通道。
ILMB 用于取指令的本地存储器总线 ,该总线与器件内部的块存储器
(BRAM) 相连 ,实现高速的指令读取。
MFSL0. . 7 主设备数据接口 , 提供点对点的通信通道。
SFSL0. . 7 从设备数据接口 , 提供点