1 / 44
文档名称:

数字电路与逻辑设计第七章 常用中规模时序逻辑电路.ppt

格式:ppt   页数:44页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数字电路与逻辑设计第七章 常用中规模时序逻辑电路.ppt

上传人:小猪猪 2011/11/30 文件大小:0 KB

下载得到文件列表

数字电路与逻辑设计第七章 常用中规模时序逻辑电路.ppt

文档介绍

文档介绍:第七章常用中规模时序逻辑电路
计数器
寄存器和移位寄存器
脉冲序列信号发生器
计数器
计数器的概述
计数器概念-模的概念
计数器分类
异步计数器
同步计数器
计数器的概述
计数器是一种对输入脉冲进行计数的时序逻辑电路,被计数的脉冲信号称为计数脉冲。
计数器概念-模的概念
计数器中的“数”是用触发器的状态组合来表示,它在运行时,所经历的状态是周期性,即总是在有限个状态中循环,通常一次循环所包含的状态总数称为计数器的“模”。
计数器分类
:加法、减法和可逆计数器
:二进制计数器和非二进制计数器
(脉冲输入方式):同步(并行)和异步(串行)
异步计数器
异步二进制计数器


*
中规模异步计数器



异步二进制计数器

1
J0 Q0
CP0
K0 Q0
J1 Q1
CP1
K1 Q1
J2 Q2
CP2
K2 Q2
CP
1
J0 Q0
CP0
K0 Q0
J1 Q1
CP1
K1 Q1
J2 Q2
CP2
K2 Q2
CP

*
1
J0 Q0
CP0
K0 Q0
J1 Q1
CP1
K1 Q1
J2 Q2
CP2
K2 Q2
CP
1
J0 Q0
CP0
K0 Q0
J1 Q1
CP1
K1 Q1
J2 Q2
CP2
K2 Q2
CP
中规模异步计数器
二-五-十进制异步计数器(7490)

14个引脚的集成芯片
6个输入端,4个输出端
QAQBQCQD为数据输出端
S91和S92 为直接置位端
R01和R02为直接复位端
CPA和CPB分别为脉冲输入端
(5脚)
地GND(10脚)
QA QB QC QD
CPA
7490
CPB
S91 S92 R01 R02
(6) (7) (2) (3)
(12) (9) (8) (11)
(14)
(1)
逻辑功能
直接复位
置9
计数
输入
输出
CP
R01
R02
S91
S92
QA
QB
QC
QD
×
1
1
0
×
0
0
0
0
1
1
×
0
0
0
0
0
×
×
1
1
1
0
0
1

×
0
×
0
计数
0
×
0
×
0
×
×
0
×
0
0
×

1)构成二进制和五进制计数器
i)一位二进制计数器
ii)一位五进制计数器
M=2
QA
CPA
QA QB QC QD
CPA 7490
CPB
QA QB QC QD
CPA 7490
CPB
M=5
QBQCQD
CPB
(最高位)
(最低位)
2)构成十进制计数器
8421码
5421码
M=5
M=2
QA QBQCQD
最低位
(LSB)
最高位
(MSB)
计数脉冲
CPA
M=5
M=2
QBQCQD QA
最低位
(LSB)
最高位
(MSB)
计数脉冲
CPB
CPA
QA QB QC QD
CPA 7490
CPB
QA QB QC QD
CPA 7490
CPB