1 / 78
文档名称:

第二章MCS51单片机的原理结构.ppt

格式:ppt   大小:2,071KB   页数:78页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

第二章MCS51单片机的原理结构.ppt

上传人:dyx110 2021/5/5 文件大小:2.02 MB

下载得到文件列表

第二章MCS51单片机的原理结构.ppt

相关文档

文档介绍

文档介绍:第2章 MCS-51单片机的结构和原理
MCS-51单片机概述
MCS-51单片机的结构
MCS-51单片机的引脚功能
MCS-51单片机的时序
MCS-51单片机的时钟和复位电路
MCS-51单片机的工作方式
时钟电路
CPU
ROM
RAM
T0 T1
中断系统
串行接口
并行接口
P0 P1 P2 P3
TXD RXD
INT0 INT1
定时计数器
中央处理器CPU:8位,运算和控制功能
内部RAM:共256个RAM单元,用户使用前128个单元,用于存放可读写数据,后128个单元被专用寄存器占用。
内部ROM:4KB掩膜ROM,用于存放程序、原始数据和表格。
定时/计数器:两个16位的定时/计数器,实现定时或计数功能。
并行I/O口:4个8位的I/O口P0、P1、P2、P3。
串行口:一个全双工串行口。
中断控制系统:5个中断源(外中断2个,定时/计数中断2 个,串行中断1个)
时钟电路:可产生时钟脉冲序列,允许晶振频率6MHZ和12MHZ
MCS-51单片机的基本结构
MCS-51单片机概述
MCS-51单片机的基本组成
一个8位中央处理器(CPU) 核心
内部时钟电路
程序存储器(ROM/EPROM)
数据存储器(RAM)
4个8位并行I/O口(P0~P3口)(可做输入,也可做输出)
串行口(用于数据的串行通信)
2个或3个16位定时器/计数器
中断控制系统
片内存储器
MCS-51系列的典型产品
片内ROM形式
无 ROM EPROM
8031 8051 8751
80C31 80C51 87C51
8032 8052 8752
80C32 80C52 87C52
两大系列
MCS-51子系列----基本型
MCS-52子系列----增强型
51
子系统
52
子系统
MCS-51系列的典型产品
52子系列与51子系列相比,其功能增强的具体方面如下:
片内RAM从128字节增加到256字节
片内ROM从4KB 增加到8KB
定时器/计数器从2个增加到3个
中断源从5个增加到6~7个
型 号
片内程序存储器
片内数据存储器
8031

128Bytes
8051
4K ROM
128Bytes
8751
4K EPROM
128Bytes
8032

256Bytes
89C51
4K E2PROM
128Bytes
89C52
8K E2PROM
256Bytes
89C2051
2K E2PROM
128Bytes
MCS-51系列型号
51系列单片机芯片的半导体工艺
HMOS 芯片型号中不带有字母“C”的,
功耗较大。
CHMOS 芯片型号中凡带有字母“C”的,
具有高速度、高密度、低功耗的特点。
例如 8051的功耗为620mW,
80C51的功耗只有120mW。
MCS-51单片机的内部结构
中央处理器CPU
存储器结构
并行I/O接口
定时器/计数器(T/C)
中断系统
串行口
MCS-51单片机的内部结构
中央处理器CPU
由运算器、控制器、若干特殊功能寄存器(ACC,B,PSW,SP,DPTR)组成。
算术逻辑单元(ALU—Arithmetic Logic Unit) 8位
+、–、×、÷算术运算,与、或、非、异或逻辑运算、循环移
位、位处理。其累加器是ACC,运算结果影响PSW的有关标志位。
累加器(ACC—Accumulator) 8位寄存器
存放操作数和中间结果。
寄存器 B 8位寄存器
乘法时用于存乘数/积的高8位,除法时用于存除数/余数。也