1 / 9
文档名称:

实验六 计数器及其应用.doc

格式:doc   页数:9页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

实验六 计数器及其应用.doc

上传人:xxj16588 2016/7/7 文件大小:0 KB

下载得到文件列表

实验六 计数器及其应用.doc

文档介绍

文档介绍:实验六计数器及其应用一、实验目的 1. 学****集成触发器构成计数器的方法; 2. 掌握中规模集成计数器的使用方法及功能测试方法; 3. 用集成电路计数器构成 1/N 分频器。二、实验预****要求 1. 复****计数器电路工作原理; 2. 预****中规模集成电路计数器 74LS192 的逻辑功能及使用方法; 3. 复****实现任意进制计数的方法。三、实验原理计数器是典型的时序逻辑电路, 它用来累计和记忆输入脉冲的个数。计数是数字系统中很重要的基本操作,集成计数器是最广泛应用的逻辑部件之一。计数器种类较多, 按构成计数器中的多触发器是否使用一个时钟脉冲源来分, 有同步计数器和异步计数器; 根据计数制的不同, 分为二进制计数器、十进制计数器和任意进制计数器; 根据计数的增减趋势, 又分为加法、减法和可逆计数器。还有可预置数和可编程序功能计数器等。图实验 6 .1四位二进制异步加法计数器 触发器构成异步二进制加/ 减计数器。如图实验 所示, 用四个D 触发器构成四位二进制异步加法计数器, 其连接特点是将 D 触发器接成 T’触发器,再由低位触发器的 Q 端和高一位的 CP 端相连。如果将上图中的 Q 端与高一位的 CP 端相连,即可构成四位二进制异步减法计数器。 2. 计数器级联使用及任意进制计数器的实现(1 )任意进制的实现图实验 6 .2 所示利用 74LS192 采用复位法构成五进制计数器。图实验 6 .3 所示利用 74LS161 采用置位法构成十进制计数器。图实验 6 .2复位法构成五进制计数器图实验 6 .3置位法构成十进制计数器(2) 一个十进制计数器只能表示 0~9 ,要扩大计数范围,常常用多个十进制计数器级联使用。 74LS192 设有进位( 或借位) 输出端, 因此可用其进位( 或借位) 输出信号驱动下一级计数器。如图实验 6 .4 所示。图实验 6 .4计数器扩展四、实验仪器设备 1. TPE - ADⅡ数字电路实验箱 1台 2. 双时钟同步加/ 减计数器 74LS192 2片 3. 四位同步二进制加法计数器 74LS 161 1片 触发器 74LS74 2片 5. 四两输入集成与非门 74LS00 1片五、实验内容及方法 74LS74 D 触发器构成四位二进制异步加法计数器。(1 )按图实验 连接, DR 接至逻辑开关输出插孔,将 CP 端接单次脉冲源, 输出端 Q 3、Q 2、Q 1、Q 0 接逻辑电平显示插孔, DS 接高电平+5V 。(2 )清零后,逐个送入单次脉冲,观察并记录 Q 3、Q 2、Q 1、Q 0 状态。(3 )将单次脉冲改为 1Hz 的连续脉冲, 观察 Q 3、Q 2、Q 1、Q 0 的状态。(4 )将图实验 改成减法计数器,重复上述步骤,并列表记录输出状态。 2. 74LS192 逻辑功能测试将 74LS192 的 CP 接单脉冲源, 清零端( CR=1 )、置数端=0、数据输入端(D 3~ D 0 )分别接逻辑开关,输出端( Q 3~Q 0 )接逻辑电平显示插孔; 和接逻辑电平显示插孔或译码显示输入的相应插孔。按表 逐项测试,检查是否相符。(1 )清零( CR) 当 CR=1 , 其它输入端状态为任意态, 此时 Q 3Q 2Q 1Q 0 =0000 。之后,置 CR=0