1 / 6
文档名称:

计数器及其应用实验.ppt

格式:ppt   大小:234KB   页数:6页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

计数器及其应用实验.ppt

上传人:相惜 2021/10/19 文件大小:234 KB

下载得到文件列表

计数器及其应用实验.ppt

文档介绍

文档介绍:1. 学****集成触发器构成计数器的方法。 2. 掌握中规模集成计数器的使用方法及功能测试方法。
实验六、计数器及其应用
一、实验目的:
1. 数字电路实验箱。 2. 双D触发器74LS74(两片)
同步十进制可逆计数器74LS192
四-二输入与非门74LS00(CC4011)。
二、实验仪器及元器件:
1
整理课件
三、实验原理
1、74LS74(双D触发器)
特点:(1)单输入端的双D触发器。
(2)它们都带有直接置0端RD和直接置1端SD,为低电平有效。
(3)为TTL边沿触发器,CP上升沿触发。
CP=CLK; RD=CLR; SD=PRE
2
整理课件
2、用2个上升沿触发的D触发器组成的两位异步二进制加法计数器。
工作原理:D触发器都接成T’触发器。
3
整理课件
3、同步十进制可逆计数器74LS192
LD——置数端;CPU——加计数端;CPD——减计数端;CO——非同步进位输出端;BO——非同步借位输出端;D0、D1、D2、D3——计数器输入端;Q0、Q1、Q2、Q3——数据输出端;CR——清除端
4
整理课件
4、实现任意进制计数
有级联法、清零法、置数法等方法。
四、实验内容:
1. 用一片74LS74(双D触发器)构成二位二进制异步加法计数器,测试逻辑功能。
(1)将一片74LS74接成加法计数器。输入端D1、D0 接至逻辑开关输出插孔,将CP端接单次脉冲源,输出端Q1、Q0接逻辑电平显示插孔, VCC接高电平+5V。     (2)清零后,逐个送入单次脉冲,观察并记录Q1、Q0状态。     (3)将单次脉冲改为1Hz的连续脉冲,观察Q1、Q0的状态。
5
整理课件
2、测试同步十进制可逆计数器74LS192的逻辑功能。
3、用两片74LS192构成六十进制计数器。
( 个位10进制,十位6进制)
五、注意事项:
实验中要使用到的芯片都必须要先检测其逻辑功能是否正常;还要检测脉冲源及输出指示是否正常。
六、实验报告
画出实验线路图,记录整理实验现象及实验所得的有关波形,对实验结果进行分析。 2. 总结使用集成计数器的体会。
6
整理课件