1 / 13
文档名称:

数字频率计的multisim仿真.ppt

格式:ppt   页数:13
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数字频率计的multisim仿真.ppt

上传人:xxj16588 2016/7/14 文件大小:0 KB

下载得到文件列表

数字频率计的multisim仿真.ppt

文档介绍

文档介绍:数字电路综合设计——数字频率计 (1) 频率测量范围: 1 Hz ~ 10 kHz ; (2) 数字显示位数:四位静态十进制计数显示被测信号的频率。 数字频率计一般都由振荡器、分频器、放大整形电路、控制器、计数译码器、显示器等几部分组成。由振荡器的振荡电路产生一标准频率信号,经分频器分频分别得到 2 Hz 和 Hz 的控制脉冲及选通脉冲。控制脉冲经过控制器中的门电路分别产生锁存信号和计数器清零信号。待测信号经过限幅、运放的放大、施密特整形之后,输出一个与待测信号同频率的矩形脉冲信号,该信号在检测门经过与选通信号的合成,产生计数信号。计数信号并与锁存信号和清零复位信号共同控制计数、锁存和清零三个状态,然后通过数码显示器件就可以进行显示。数字频率计的原理框图如图 8-43 所示。施密特整形控制电路待测信号清零锁存锁存清零计数闸门检测分频晶振计数译码显示 LED 图 8-43 数字频率计的原理框图 1) 振荡器及分频器部分 由原理框图可知,振荡器及分频器部分有两个不同频率的输出。由石英晶体振荡器产生一个标准频率信号,以待下一步进行分频。分频的系数取决于所选晶振的频率及所需的选通信号频率。这里,我们选用 kHz 晶体振荡器,因为对它进行分频最低可分出 2 Hz 的标准频率信号,这便于获取 Hz 的选通信号和控制信号。同时,选择可以进行 214 分频的4060 芯片,通过它可以得到 2 Hz 的频率信号,再加上 4027 双上升沿 JK 触发器进行 4分频,就可以获取 Hz 的频率信号。由于受元(器)件限制,这里仅使用了一个函数信号发生器。 2) 放大整形部分 放大整形部分用于对输入的待测信号进行处理。输入信号过大或过小都会影响测量,为了排除这一影响,采用了双二极管限幅电路对过大信号进行限幅处理,再采用一运放对输入待测信号进行了放大,幅度过小的信号也可以通过运放放大达到测量要求。其次,为了获取同频率的待测量信号, 需要用一施密特整形电路对限幅放大的信号进行整形处理, 以使待测的矩形脉冲及非矩形脉冲转化为同频的方波脉冲, 送入选通门,从而产生正常的计数信号。在选通控制门输出高电平时,计数器正常计数,低电平时则由锁存信号锁存数据,此时不计数。放大整形电路如图 8-44 所示。 C1 uF R1 2 kohm R2 10 kohm D1 D2 R3 kohm 待测信号 100 kohm Key=A 50 % R4 + -1 U1A 2 40106BP 3 21图 8-44 放大整形电路 3) 控制电路部分 控制电路是数字频率计正常工作的中枢部分。在这一部分的设计构思过程中,认真对各种频率信号的组合及搭配进行分析,分别得到用来控制计数译码的锁存信号和清零信号, 其时序要求如图 8-45 所示。计数信号清零信号锁存信号 Hz 方波信号图 8-45 计数、锁存和清零信号时序关系 2J 2CLK 2K ~ 2CLR ~ 2Q 2Q 1J 1CLK 1K ~ 1CLR ~ 1Q 1Q 98 U4B 75 106 7473N 7473N U4A & ≥1 +- 2 Hz 5 V V1 清零信号 U1 OR3 U2 NAND3 锁存信号 VCC 5 V 1 Hz Hz Hz 14132 12 13 图 8-46 计数、锁存和清零信号时序电路 4) 计数译码及显示部分 为了方便,可以选用带译码器的集成十进制计数芯片 40110 ,该芯片有锁存控制端,可对计数进行锁存。计数部分只显示锁存后的数据,每锁定一次,计数部分跳动一次,更新数据,如此往复。由于受元(器)件限制,这里仅使用了计数芯片 74160N ,且只做了三位,四位甚至更多位原理相同。计数译码显示电路如图 8-47 所示。