文档介绍:word
word
1 / 24
word
数字电路实验报告
word
word
19 / 21
word
学号:
某某:
班级:
%
%
%
word
word
19 / 21
word
word
word
19 / 21
word
目录
实验一组合逻辑电路分析 1
一、实验目的 1
二、实验原理 1
三、实验内容 1
实验二组合逻辑实验(一)——半加器和全加器 3
一、实验目的 3
二、实验原理 3
三、实验内容 4
实验三组合逻辑实验〔二〕数据选择器和译码器的应用 6
一、实验目的 6
二、实验原理 6
三、实验内容 7
实验四触发器和计数器 9
一、实验目的 9
二、实验原理 9
三、实验内容 10
实验五数字电路实验综合实验 12
一、实验目的 12
二、实验原理 12
三、实验内容: 13
实验六 555集成定时器 15
一、实验目的 15
二、实验原理 15
三、实验内容 16
实验七数字秒表 19
一、实验目的 19
二、实验原理 19
三、实验内容 21
word
word
1 / 24
word
word
word
19 / 21
word
实验一组合逻辑电路分析
一、实验目的
掌握逻辑电路的特点;
学会根据逻辑电路图分析电路的功能。
二、实验原理
74LS00集成片有四块二输入与非门构成,逻辑表达式为。
74LS20由两块四输入与非门构成。逻辑表达式为。
三、实验内容
实验一、根据如下实验电路进展实验:
将上述逻辑关系记录于如下表格中:
A
B
C
D
Y
A
B
C
D
Y
0
0
0
0
0
1
0
0
0
0
0
0
0
1
0
1
0
0
1
0
0
0
1
0
0
1
0
1
0
0
0
0
1
1
1
1
0
1
1
1
0
1
0
0
0
1
1
0
0
1
0
1
0
1
0
1
1
0
1
1
0
1
1
0
0
1
1
1
0
1
0
1
1
1
1
1
1
1
1
1
word
word
1 / 24
word
实验二、分析如下图电路的密码
密码锁***的条件是:拨对密码,钥匙插入锁眼将电源接通,当两个条件同时满足时,***信号为〞1〞,将锁打开。否如此,报警信号为〞1〞,接通警铃。
得出真指标如下:
A
B
C
D
Y
A
B
C
D
Y
0
0
0
0
0
1
0
0
0
0
0
0
0
1
0
1
0
0
1
1
0
0
1
0
0
1
0
1
0
0
0
0
1
1
0
1
0
1
1
0
0
1
0
0
0
1
1
0
0
0
0
1
0
1
0
1
1
0
1
0
0
1
1
0
0
1
1
1
0
0
0
1
1
1
0
1
1
1
1
0
由真值表可知此密码锁的密码是“1001〞。
实验二组合逻辑实验(一)——半加器和全加器
一、实验目的
熟悉用门电路设计组合电路的原理和方法步骤。
预****内容
复****用门电路设计组合逻辑电路的原理和方法。
复****二进制的运算。
利用如下元器件完成:74LS283、74LS00、74LS51、74LS136;
完成用“异或〞门、“与或非〞门、“与非〞门设计全加器的逻辑图;
完成用“异或〞门设计的3变量判奇电路的原理图。
word
word
2 / 24
word
二、实验原理
1、半加器
半加器是算术运算电路中的根本单元,是完成1位二进制数相加的一种组合逻辑电路。
如果只考虑了两个加数本身,而没有考虑低位进位的加法运算,称为半加器。实现半加运算的电路称为半加器。两个1位二进制数的半加运算可用如下真值表所示。
A
B
C
S
0
0
0
0
0
1
0
1
1
0
0
1
1
1
1
0
说明:其中,A、B是两个加数,S表示和数,C表示进位数。
有真值表可得逻辑表达式:
2、全加器
全加器能进展加数、被加数和低位来的进位信号相加,并根据求和结果给出该位的进位信号。
根据全加器的功能,可列出它的真值表。
A
B
Ci
Co
S
A
B
Ci
Co
S
0
0