1 / 55
文档名称:

毕业设计---DDR的PCB设计.doc

格式:doc   大小:4,641KB   页数:55页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

毕业设计---DDR的PCB设计.doc

上传人:薇薇安 2022/1/3 文件大小:4.53 MB

下载得到文件列表

毕业设计---DDR的PCB设计.doc

相关文档

文档介绍

文档介绍:42 / 46
目 录
DDR的PCB设计ﻩI
The PCB design of DDRﻩII
第1章 绪论ﻩ1
 DDR的叙述 1
 DDR-DDR与SDRAM的区别ﻩ1
 DDR存储器电气特性验证ﻩ4
第2章 噪声来源及分析ﻩ8
反射噪声分析和端接技术ﻩ8
 反射形成原因 8
主抗匹配与端接方案ﻩ9
.3 端接方案的仿真结果ﻩ12

 高速PCB板上的串扰分析模型 13
高速PCB板上的串扰仿真结果ﻩ13
.3 减少高速PCB板上的串扰噪声的措施 14
第3章 完整性分析ﻩ16
3.1电源完整性ﻩ16
 时序分析ﻩ17
3.2.1公共时钟同步的时序分析ﻩ17
源同步的时序分析ﻩ22
案例ﻩ24
第4章 布局与布线ﻩ29
PCB的叠层(stackup)和阻抗 29
4.2  互联通路拓扑ﻩ30
 SDRAM的布局布线ﻩ32
4.4  DDR的布局布线ﻩ33
4. 布局时应注意ﻩ35
.2布线时应注意ﻩ35
 布线要点ﻩ37
供电ﻩ38
结 束 语ﻩ40
参考文献 41
致 谢ﻩ42
附录 数据线同组同层ﻩ43
DDR的PCB设计
摘要:随着微电子技术和计算机技术的不断发展,DDR双通道同步动态随机存储器在通信系统中的应用越来越显得重要,而随着电子产品的集成化,对DDR在PCB中的设计要求也越来越高。为了更好的能理解DDR,本文还与SDRAM一并做了介绍与设计。
本设计为基于DDR双通道同步动态随机存储器的PCB设计。本文主要介绍了在对DDR的PCB设计时,所面临的信号完整性。详尽的阐述了影响信号完整性的反射、串扰和信号完整性中的时序分析的相关理论并提出了减小反射和串扰得有效措施。对布线与布局的一些注意事项及要点也做了详细的叙述。
关键字:反射;SDRAM;串扰;信号完整性;时序
I / 55
The PCB design of DDR
Abstract: With microelectronics technology and development of computer technology, DDR synchronous dynamic random access memory double channel in communication system, the application appears more and more important, and as the electronic product of integration of the PCB design requirements of the DDR more and more is also high. In order to better understand DDR, this paper also introduced together with SDRAM and design.
Based on the design of double channel DDR synchronous dynamic random access memory of PCB design. This article mainly introduced in PCB design for DDR faced when the signal integrity. Detailed elaborated the influence signal integrity of the reflection and crosstalk and signal integrity of timing analysis and put forward the relevant theory of reflection and reduce crosstalk effective measures. For some of the layout and wiring matters needing attention and points to do the detailed narration.
Keywords:Reflex; SDRAM; Crosstalk; Signal integrity;Timing
II / 55
III / 55
第1章 绪论
1.1 DDR的叙述