1 / 52
文档名称:

哈工大PCB电磁兼容设计.ppt

格式:ppt   大小:4,160KB   页数:52页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

哈工大PCB电磁兼容设计.ppt

上传人:cchanrgzhouh 2022/1/15 文件大小:4.06 MB

下载得到文件列表

哈工大PCB电磁兼容设计.ppt

相关文档

文档介绍

文档介绍:哈工大PCB电磁兼容设计
脉冲信号的频谱
V( or I) = 2A(d+tr)/T
V( or I) =
V( or I) =
T
1/d
1/tr
d
tr
谐波幅度
(电 H = / D3 (  A/m)
远场:
E = I A f 2 /D (  V/m)
环路面积 = A
~
I
常用的差模辐射预测公式
考虑地面反射时:
E = I A f 2 /D (  V/m)
脉冲信号差模辐射的频谱
频谱包络线
差模辐射频率特性线
脉冲的差模辐射包络线
1/d 1/tr
40dB/dec
f
f
f
- 20dB/dec
- 40dB/dec
E = I A f 2 /D
EdB = 20lg( I A /D)
+40lg f
40dB/dec
20dB/dec
仅代表了一个环路的辐射情况,若有N个环路辐射,乘以  N 。因此,可能时,分散时钟频率。
不同逻辑电路为了满足EMI指标要求 所允许的环路面积
E = I A f 2 / D
低通滤波器
布线
如何减小差模辐射
电路中的强辐射信号
1 10 100 1000
1 10 100 1000
dBV/m
dBV/m
所有电路加电工作
只有时钟电路加电工作
电流回路的阻抗
~
L
R
I
Z = R + jL
L =  / I   A
~
单层或双层板如何减小环路的面积
68HC11
74HC00
A
B
连接A、B
E时钟
不良布线举例
随便设置的地线没有用
信号1
电源层
地线层
信号2
低频
高频
DC~ 1 10 100 1G
1
10
地线面的阻抗,m/ 平方
地线面具有很小的地线阻抗
多层板能减小辐射
模拟地
数字地
A/D变换器


L
75mm
25mm
L : 0 ~ 10cm
VAB : 15 ~ 75mV
A
B
地线面上的缝隙的影响
过孔的阻抗

PGA
128-pin
C/4
PGA
10
100
1

nH/cm
25 50 75 100
与过孔之间的距离 mm
线路板边缘的一些问题
关键线(时钟、射频等)
产生较强辐射
无地线
电源层
地线层
20H
扁平电缆的使用
扁平电缆