1 / 39
文档名称:

组合逻辑电路.doc

格式:doc   大小:849KB   页数:39页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

组合逻辑电路.doc

上传人:dyx110 2016/8/19 文件大小:849 KB

下载得到文件列表

组合逻辑电路.doc

相关文档

文档介绍

文档介绍:第五章组合逻辑电路内容提要【熟悉】组合逻辑电路的特点( 功能、结构) 【掌握】组合逻辑电路的一般分析方法和设计方法【熟悉】常见的五种组合逻辑电路【掌握】中规模集成组合逻辑电路的应用( 扩展与实现组合逻辑函数) 【了解】组合逻辑电路中的竞争和险象一. . . . . 组合逻辑电路的特点: p123 功能:输出仅取决于该时刻的输入而与电路原状态无关( 无记忆功能); 结构( 无记忆元件, 无反馈环路). . 组合逻辑电路的一般分析方法( 组合逻辑电路图→求解逻辑功能): 组合逻辑电路图→列出逻辑函数表达式( 迭代法, 由输入逐级向后推)→求标准表达式或简化的表达式( 转换或化简)→列出相应的真值表→判断电路功能。例 ( 异或门) P124 分析图 逻辑电路 1. 1. 迭代法求输出逻辑表达式, 如图: 图中,C=BA?,D=AB, 用迭代法求出电路输出逻辑表达式 F= 2. 列出真值表(表 , P125 ) 分析真值表可知该电路是一个异或门例 2. 试分析下面电路 1. 由上图可知 E=AB , D=AC , G=BC , 迭代法得 F=E+D+G=AB+AC+BC 2. 列出相应的真值表由真值表可以看出, 该逻辑电路是一个三人多数表决电路。. 组合逻辑电路的一般设计方法: 根据设计要求( 要实现的逻辑功能)→画出逻辑电路图. 设计要求→列出真值表( 确定输入、输出变量及它们的逻辑关系) →化简写出简化的逻辑表达式(→或转换成逻辑器件所需的表达形式) →画 出逻辑图。例 ( 多数表决器) P125 。举例:设计一个一位加法器( 半加器) 电路. 1. 1. 该电路有两个输入 An、 Bn 和二个输出, 根据二进制加法规律列出真值表 An Bn 0000 0110 1010 1101 2. 2. 由真值表写出逻辑表达式( 化简或转换, 本题无) Sn= Bn An Bn An Bn An???,Cn=An*Bn 3. 3. 画出逻辑图四. 组合逻辑电路中的竞争和险象: P126 ~P129 竞争: 因门电路的传输时延而造成多路信号由于经过不同路径产生的时差现象;险象:由竞争产生的错误输出;检查( 产生条件:输入存在互补变化;消除:添加冗余项. 竞争(B=0) * 消除方法:参考例 ( P128 ) . 常见的五种组合逻辑电路: p129-p141 着重于其功能和输出与输入的对应逻辑关系. 1. 1. 编码:将输入信号转换成对应的数码信号; 编码器:互斥输入,方块图、逻辑图 P130 功能表见表 ( P129 ) 优先编码,方块图、逻辑图、功能表 P131 ; 2. 2. 译码: 将输入的码组翻译变换成对应的输出信号, 是编码的逆过程; 译码器:二进制译码器, 方块图、逻辑图; 功能表见表 ( P133 ) 数字显示译码器: 功能表见表 ( P133 ) 七段显示十进制数字十进制数字显示 p133 ;十进制数码显示 3. 多路选择器:又叫数据选择器, 在地址输入端的控制下从多路数据输入中选择一个送到公共输出端. 方块图, 逻辑图, 功能表 P134 ; 由功能表可以写出其输出表达式: Y= 301201101001)()()()(DAADAADAADAA??? 4选1 多路选择器两种电路 4. 数值比较器:比较两个二进制数的大小。 P135-137 一位二进制数比较器二位二进制数值比较器 4. 4. 加法器:实现二进制数加法运算全加器, 逐位进位加法器, 超前加法器。 P137-141 半加器, 全加器逻辑图,( 全加器真值表见表 P138 ) 逐位进位加法器( 电路简单, 连接方便, 但运算速度慢) , 超前进位形成电路( 运算速度快, 但电路复杂) . 中规模集成组合逻辑电路及应用:应用着重于扩展( 分级扩展和级联扩展) 和实现组合逻辑函数( 重点多路选择器和译码器)。 1. 1. 中规模集成译码器 74139 :2线-4 线译码器, 功能表、逻辑图 P142 74154 :4线-16 线译码器, 功能表、逻辑图, P142-143