1 / 31
文档名称:

毕业设计论文基于FPGA的信号发生器设计.doc

格式:doc   大小:347KB   页数:31页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

毕业设计论文基于FPGA的信号发生器设计.doc

上传人:164922429 2022/2/27 文件大小:347 KB

下载得到文件列表

毕业设计论文基于FPGA的信号发生器设计.doc

相关文档

文档介绍

文档介绍:.
23 / 27
WORD资料可编辑
XX工业学院
毕业设计〔论文
设计〔论文题目:基于FPGA的信号发生器 series FPGA as the core chip, peripheral 0832 da conversion circuit is constructed, and the 1 MHZ low-pass filter circuit. Again, introduced the system software design process, presents the design idea of FPGA from the bottom up, and the underlying design principles and ideas of the module analysis, finally introduces the application of related software knowledge. The last paragraph introduces the papers relevant to the conclusion that the simulation debugging process.
Keywords: Signal generator, FPGA, Modelsim, Verilog HDL
WORD资料可编辑
iii / 31
.
WORD资料可编辑
前言
随着我国的经济日益增长,社会对电子产品的需求量也就越来越大,目前我国的电子产品市场正在迅速的壮大,市场前景广阔。FPGA <Field Programmable Gate Array,现场可编程门阵列>在现代数字电路设计中发挥着越来越重要的作用。FPGA/CPLD <Complex Programmable Logic Device>所具有的静态可重复编程和动态在系统重构的特性,使得硬件的功能可以像软件一样通过编程来修改,这样就极大地提高了电子系统设计的灵活性和通用性,缩短了产品的上市时间并可降低电子系统的开发成本,且可以毫不夸张地讲,FPGA/CPLD能完成任何数字器件的功能,从简单的74电路到高性能的CPU。它的影响毫不亚于20世纪70年代单片机的发明和使用。
现在随着电子技术的发展,产品的技术含量越来越高,使得芯片的复杂程度越来越高,人们对数万门乃至数百万门设计的需求也越来越多,特别是专用集成电路〔ASIC设计技术的日趋进步和完善,推动了数字系统设计的迅速发展。仅靠原理图输入方式已不能满足要求,采用硬件描述语言VHDL的设计方式应运而生,解决了传统用电路原理图设计大系统工程时的诸多不便,成为电子电路设计人员的最得力助手。设计工作从行为、功能级开始,并向着设计的高层次发展。这样就出现了第三代EDA系统,其特点是高层次设计的自动化。
第三代EDA系统中除了引入硬件描述语言,还引入了行为综合工具和逻辑综合工具,采用较高的抽象层次进行设计,并按层次式方法进行管理,可大大提高处理复杂设计的能力,缩短设计周期,综合优化工具的采用使芯片的品质如面积、速度和功耗等获得了优化,因而第三代EDA系统迅速得到了推广应用。
目前,最通用的硬件描述语言有VHDL和VerilogHDL两种,现在大多设计者都使用93年版标准的VHDL,并且通过了IEEE认定,成为世界范围内通用的数字系统设计标准。VerilogHDL是一种新兴的程序设计语言,使用VerilogHDL进行设计其性能总是比常规使用CPU或者MCU的程序设计语言在性能上要高好几个数量级。这就是说,在传统上使用软件语言的地方,VerilogHDL语言作为一种新的实现方式会应用得越来越广泛。本课题设计是采用美国Altera公司的cyclone II器件,使用的是Altera公司的EDA软件平台quartus II可编程逻辑器件开发软件。基于EDA工具的FPGA/CPLD的开发流程,FPGA/CPLD器件的设计一般可分为设计输入、设计实现和编程三个设计步骤:
设计输入方式主要由文本输入和图形输入两种,可根据需要选择,也可混合输入。EDA工具会自动检查语法;
设计实现阶段EDA工具对设计文件进行编译,进行逻辑综合、优化,并针对器件进行映射、布局、布线,产生相应的适配文件;
23 / 2