1 / 9
文档名称:

※ 译码器应用示例※.pdf

格式:pdf   大小:988KB   页数:9页
下载后只包含 1 个 PDF 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

※ 译码器应用示例※.pdf

上传人:慢慢老师 2022/3/8 文件大小:988 KB

下载得到文件列表

※ 译码器应用示例※.pdf

相关文档

文档介绍

文档介绍:第十四讲 若干常用中规模组合逻辑电路-译码器
※※ 译码器应用示例译码器应用示例 ※※
Lecture
第十四讲 若干常用中规模组合逻辑电路-译码器
※※ 译码器应用示例译码器应用示例 ※※
Lecture
《数字电子技术基础》第十四讲 若干常用中规模组合逻辑电路-译码器
█ 在存储器中的应用
用作地址译
码器或指令译码
器,译码器输入
地址码,输出为
存储单元地址。
如n位地址线可
寻址2n个单元。
图1 随机存储器RAM的基本结构
《数字电子技术基础》第十四讲 若干常用中规模组合逻辑电路-译码器
█ 扩展应用
在需进行大容量译码时,可将芯片进行扩展。
【例1】试用两片74LS138组成4线-16线译
码器,将输入的4位二进制代码 D3D2 D1D0
译成16个独立的低电平信号Z0 ~ Z15 。
解:分析:当D3为0时,(1)片正常工作,
(2)片封锁,译出Z0 ~ Z7 ;
当D3为1时,(1)片封锁,(2)片正常工
作,译出Z8 ~ Z15 。
《数字电子技术基础》第十四讲 若干常用中规模组合逻辑电路-译码器
D3
D2
D1
D0
+5v
图2 用两片74LS138接成的4线-16线译码器
《数字电子技术基础》第十四讲 若干常用中规模组合逻辑电路-译码器
【例2】用2线-4线和4线-10线译码器扩展成5线-32线译码器。
A0 A1 A2 A3 A4 D
1 2 EN
BIN/OCT

0 1 2 3
A0 A1 A2 A3 A0 A1 A2 A3 A0 A1 A2 A3 A0 A1 A2 A3
BCD/DEC