文档介绍:QYY Hengyang normal university Department of P.& 数字电子技术 6 .时序逻辑电路的分析与设计 时序逻辑电路的基本概念 同步时序逻辑电路的分析 同步时序逻辑电路的设计 异步时序逻辑电路的分析 若干典型的时序逻辑集成电路* 用 Verilog 描述时序逻辑电路 时序逻辑可编程逻辑器件 QYY Hengyang normal university Department of P.& 数字电子技术教学基本要求 2、熟练掌握时序逻辑电路的分析方法 1、熟练掌握时序逻辑电路的描述方式及其相互转换。 3、熟练掌握时序逻辑电路的设计方法 4、熟练掌握典型时序逻辑电路计数器、寄存器、移位寄存器的逻辑功能及其应用。 5、正确理解时序可编程器件的原理及其应用。*6、学会用 Virelog HDL 设计时序电路及时序可编程逻辑器件的方法。 QYY Hengyang normal university Department of P.& 数字电子技术 时序逻辑电路的基本概念 时序逻辑电路的模型与分类 时序电路逻辑的表达 QYY Hengyang normal university Department of P.& 数字电子技术 时序逻辑电路的基本概念 时序逻辑电路的模型与分类 1. 时序电路的一般化模型组合电路 I O 存储电路 E S i j km*电路由组合电路和存储电路组成。*电路存在反馈。结构特征: QYY Hengyang normal university Department of P.& 数字电子技术输出方程:O=f 1(I,S ) 激励方程: E=f 2(I,S ) 状态方程: S n+1=f 3(E,S n ) 表达输出信号与输入信号、状态变量的关系式表达了激励信号与输入信号、状态变量的关系式表达存储电路从现态到次态的转换关系式组合电路 I O 存储电路 E S i j km QYY Hengyang normal university Department of P.& 数字电子技术 2、异步时序电路与同步时序电路时序电路同步: 存储电路里所有触发器有一个统一的时钟源, 它们的状态在同一时刻更新。异步: 没有统一的时钟脉冲或没有时钟脉冲, 电路的状态更新不是同时发生的。> > 1D Q 0 FF 0 FF 1 Q 1 Q 1 Q 0 & Z CP 1D CP X > 1J C1 1K > 1J C1 1K =1 Q 1 “1” Q 2 Y & Q 2 Q 1 FF 1 FF 2 QYY Hengyang normal university Department of P.& 数字电子技术 1D C1 & ≥1 & D 0 Q 0 FF 0 Q 0 & 1 1D C1 D 1 Q 1 FF 1 Q 1Y A CP输出方程 A)QQ(Y 10??A)QQ(D 100??AQD 01?激励方程组 A)QQ(Q nnn10 10???AQQ nn0 11??状态方程组 DQ n??11 1. 逻辑方程组 时序电路功能的表达方法 QYY Hengyang normal university Department of P.& 数字电子技术状态转换真值表 100010 001100 000000 nQ 1 nQ 0 11 ?nQ 10 ?nQYA010 100 011 100 010111 011 101 001 110 输出方程 A)QQ(Y 10??A)QQ(Q nnn10 10???AQQ nn0 11??状态方程组 1. 根据方程组列出状态转换真值表 QYY Hengyang normal university Department of P.& 数字电子技术将状态转换真值表转换为状态表 0 1 / 0 0 0/ 1 1 1 1 1 / 0 0 0 / 1 1 0 1 0 / 0 0 0 / 0 0 0 0 1 / 0 0 0/ 1 0 1 状态表 nnQQ 01YQQ nn/ 10 11 ?? A= 1 A= 0 状态转换真值表 010 100 011 100 010111 011 101 001 110 100010 001100 000000 nQ 1 nQ 0 11 ?nQ 10 ?nQYA QYY Hengyang normal university Department of