1 / 3
文档名称:

西工大数字电路实验报告——实验六.docx

格式:docx   大小:177KB   页数:3页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

西工大数字电路实验报告——实验六.docx

上传人:毒药 Posion 2022/5/16 文件大小:177 KB

下载得到文件列表

西工大数字电路实验报告——实验六.docx

文档介绍

文档介绍:实验六:计数器及其应用
实验目的:
熟悉常用中规模计数器的逻辑功能。
掌握时序电路一般设计方法。
能够应用时序电路解决实际问题。
实验设备:
数字电路试验箱,数字双踪示波器,函数信号发生器,74LS161,,74LS00及Mu实验六:计数器及其应用
实验目的:
熟悉常用中规模计数器的逻辑功能。
掌握时序电路一般设计方法。
能够应用时序电路解决实际问题。
实验设备:
数字电路试验箱,数字双踪示波器,函数信号发生器,74LS161,,74LS00及Multisim仿真软件。
实验原理:
计数是一种最简单基本运算,计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能,同时兼有分频功能。计数器按计数进制有:二进制计数器,十进制计数器和任意进制计数器;按计数单元中触发器所接收计数脉冲和翻转顺序分有:异步计数器,同步计数器;按计数功能分有:加法计数器,减法计数器,可逆(双向)计数器等。
目前,TTL和CMOS电路中计数器的种类很多,大多数都具有清零和预置功能,使用者根据器件手册就能正确地运用这些器件。实验中用到异步清零同步置数四位二进制计数器74LS161。
74LS161为异步清零计数器,即端输入低电平,不受CP控制,输出端立即全部为“0”。74LS161具有同步置数功能,在端无效时,端输入低电平,在时钟共同作用下,CP上跳后计数器状态等于预置输入,即同步预置功能。和都无效,T或P任意一个为低电平,计数器处于保持状态,即输出状态不变。只有四个控制输入都为高电平,计数器才实现16加法计数。74LS161引脚排列如图(1)所示,表(1)为它的功能表。
图(1)
T
P
CP
0
0
0
0
0
1
0

D
C
B
A
D
C
B
A
1
1
0
保 持
1
1
0
保 持
1
1
1
1

计 数
表(1)
实验内容:
用74LS161和74LS00实现两种置数方式的十进制计数。
异步置数法:
利用芯片的预置功能,可以实现M=10进制计数器,M=16-N=10,其中N=6(二进制为0110)为预置数。将0110送到输入端D3D2D1D0,计数器开始从0110开始计数,在CP脉冲下一直计数到1111,此时,从进位端Qc输出1,经非门送到Ld端,呈置数状态。还可以将