1 / 7
文档名称:

八路抢答器实验报告.pdf

格式:pdf   大小:547KB   页数:7页
下载后只包含 1 个 PDF 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

八路抢答器实验报告.pdf

上传人:小辰GG 2022/6/14 文件大小:547 KB

下载得到文件列表

八路抢答器实验报告.pdf

相关文档

文档介绍

文档介绍:数字电子设计课程设计
八路智力竞赛抢答器设计
一.实验目的
掌握抢答器的工作原理及其设计方法。
学会用 Multisim8 软件操作实验内容。
译码器设有多个辅助控制端,以增强器
件的功能。BI/RBO 为灭灯输入,当 BI=0 时,所有字形熄灭。LT 为试灯输入,当
LT=0 且 RBO=1 时,显示字形为 8,常用于检测自身的好坏。RBI 为动态灭灯输入,
当 LT=1,RBI=0 且输入均为 0 时,输出均为低电平,数码管“灭零”。
译码器 74LS48 输出高电平有效,用以驱动共阴极数码管。七段显示译码器
一般与七段数码显示器相连,共同构成四输入端的数码显示电路。数字电子设计课程设计

设计中选用十进制同步加/减计数器 74LS192 进行设计,74LS192 是具有置
数和清零功能,其引脚图和逻辑图如图 1 所示,真值表如表 5 所示。
图 1 74LS192 引脚图和逻辑图
P0、P1、P2、P3——置数并行数据输入;
Q0、Q1、Q2、Q3——计数数据输出;
CR————————清零端;
LD————————置数端;
CPu ———————加法计数 CP 输入;
CPd ———————减法计数 CP 输入;
CO————————进位输出端;
BO————————借位输出端。



根据设计要求,需要两片 74LS192 构成 100 进制减计数器。由功能真值表可
知,只需将个位 74LS192 的借位输出端 BO 与十位 74LS192 的 CPd 即可实现 100
进制减计数。值得注意的是,要使其实现减计数,CPu 端口必须接高电平。
计数器的时钟脉冲由秒脉冲电路提供。秒脉冲电路由 555 构成的多谐振荡器
构成,如图 2 所示,谐振荡器无需外加输入信号就能在接通电源自行产生矩形波
输出。数字电子设计课程设计
图 2 多谐振荡器
因为周期为一秒,所以频率是 1 赫兹。图中电容的充放电时间分别是:
t1=RB×C×ln2≈×C t2=(RA+RB)×C×ln2≈(RA+RB)C
所以 555 的 3 端输出的频率为: f=1/(t1+t2)≈/[(2RA+RB)C]
我们采用的电阻和电容值分别是:RA=15KΩ,R2=68KΩ,C1=10uf,满足上
式,即得到的是秒脉冲。
由以上集成芯片设计的定时电路如下图所示。

工作原理: 555