1 / 22
文档名称:

数字电路设计课件.ppt

格式:ppt   大小:301KB   页数:22页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数字电路设计课件.ppt

上传人:wwlgqnh 2022/6/21 文件大小:301 KB

下载得到文件列表

数字电路设计课件.ppt

相关文档

文档介绍

文档介绍:在电子技术领域里,用来对数字信号进行采集、加工、传送、运算和处理的装置称为数字系统。一个完整的数字系统往往包括输入电路、输出电路、控制电路、时基电路和若干子系统等五部分,如下图所示。各部分具有相对的独立性,在控制电路的协调和指挥下完成各自的)所示。震荡周期T≈(~)RC。
由CMOS门电路构成的震荡器适合于低频段工作,若元件选择合适下限频率可达到1Hz。
2)、TTL门电路构成震荡器
1
1
C
R
图1
由TTL门电路构成的震荡器的工作频率可比CMOS提高一个
数量级。在图(2)中R1、R2一般取值1K左右,C1、C2取值100PF~100uF,输出频率为几兆赫至几十兆赫。
1
1
C1
C2
R1
R2
图2
3)、用555定时器构成振荡器
用555定时器构成的振荡器可产生几赫至几兆赫的矩形波信号。T=(R1+R2)Cln2+ R2Cln2
双极性定时器电源电压范围为3~16V,最大负载电流可达200mA;CMOS定时器电源电压范围为3~18V,最大负载电流在4mA以下。%。
555
8 4
7
6
2
3
5
1
Vc
VCC
fO
R1
R2
C
µF
4)、石英晶体振荡器
石英晶体的电路符号及阻抗频率特性
0
感性
容性
f
X
1
1
R
R
C2
C1
G1
G2
fS
fP
图中R的作用是使G1和G2工作在线性放大区。对TTL电路取1K~2K之间;对CMOS门取10~100M。
C1用于两个反相器的耦合,C2用于抑制高次谐波。C2的选择应使2RC2fS 1,使RC2并联网络在Fs处产生极点,以减少谐振信号的衰减。
石英晶体振荡器具有极高的频率稳定度,且其振荡频率由石英晶体决定。
2、计数电路
1)、用SSI设计计数器(略)
2)、用MSI芯片设计任意进制计数器
反馈复位(置数)法 :
A、用74LS161实现6进制计数器 :
RD
161
ET
EP
CP
A B C D
QA QB QC QD
LD
RCO
1
1
CP


A B C D
QA QB QC QD
LD
RCO
1
1
CP
160
ET
EP
RD
B、74LS160十进制加法计数器与161(或160)接成60进制计数器
A B C D
QA QB QC QD
LD
RCO
1
1
CP
161
ET
EP
RD
3、驱动显示电路
1)、发光二极管驱动显示电路
A
VCC
3DK
R2
LED
R1

A
B
VCC
R3
7406
LED
R3=
VCC-VF
IF
2)、数码管静态驱动电路
1
1
7447
YaYb… Yg
BI/RBO
A0A1A2A3
LT
RBI
ABCD
VCC
YaYb… Yg
BI/RBO
A0A1A2A3
LT
RBI
ABCD
7448
1
1
共阳极数码管,如BS204
共阴极数码管,如BS205
五、数字电子计时器的设计提示
1、数字电子计时器的结构框图
数 字 显 示
译码器
计数器
译码器
计数器
译码器
计数器
译码器
计数器
译码器
计数器
译码器
计数器
校时控制
分频器
晶振
1Hz
2、校时电路:
当刚接通电源或时钟走时出现误差时,都需要进行时间的校准。校时是数字钟应具有的基本功能,一般电子钟都有时、分、秒校时功能。为使电路简单,这里只进行分和小时的校准。
校时可采用快校时和慢校时两种方式。校时脉冲采用秒脉冲,则为快校时;如果消失脉冲由单次脉冲产生器提供则为慢校时。下图中C1、 C2用于消除抖动。
秒十位进位脉冲
S1
校时脉冲
µF
µF






1
1
至时个位计数器
至分个位计数器
分十位进位脉冲
S2
+5V

C2
C1

3、时间予置电路
预置时间可用开关直接操作,构成所需的数码送入计数器的置数端;或是用拨码盘与计数器的各置数端相连,构成时间预置电路如下图所示。亦可采用8421编码器与拨码盘相连,构成时间预置电路。
0000
0001
0010
0011
0100
0101
0110
0111
100