文档介绍:触发器实验报告总结总 结) 篇四:触发器——实验报告触发器 20100810410 计科四班阚琛琛【实验内容】 1. 搭接一个基本 RS 触发器,并对其功能进行测试,填写基本 RS 触发器的特性表; 2. 对边缘 D 触发器 74LS74 的逻辑功能进行测试,并在示波器上显示波形图像; 3. 测试 D 触发器的异步清零和置一功能; 触发器实现四分频。【实验环境】 74LS00 ; 74LS74 ; 实验箱: 示波器; 导线; 【实验过程】 1. 用与非门构造 RS 锁存器电路说明:一个 74LS00 芯片,引脚连接: 14接 VCC ,7接 GND , 1 接逻辑电平, 2接 4,3 接输出, 5 接逻辑电平, 6 接输出,如图所示: 控制逻辑电平以及现态的高低,得到输出关系如下: 则根据上述关系,可以得出 RS 锁存器的特征方程: Qn+1=S+R ’ Qn; 2. 测试 D 触发器的逻辑功能电路说明: 1D 接 100KHZ 脉冲,时钟信号接 500KHZ ,引脚 14接 VCC , 7接 GND ,如图所示: 再将数据输入端和输出接在示波器上的两个通道,显示波形如图: 3. 测试 D 触发器的异步清零和置一功能电路说明: 1D 接 100KHZ 脉冲,时钟信号接 500KHZ ,引脚 14接 VCC ,7接 GND ,直接置位和直接清零接逻辑电平,如图所示: 将输出接在示波器上,调整 PRN 和 CLRN 的逻辑电平,得到图形: 清零: 置一: D 触发器实现四分频设计实验电路如图: 图形说明:由于 D 触发器是在上升沿触发,则将输出的 Q’接在数据输入端,则输出端 Q 即为时钟信号的二分,