1 / 86
文档名称:

时序逻辑电路.ppt

格式:ppt   大小:44,769KB   页数:86页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

时序逻辑电路.ppt

上传人:qingqihe 2022/6/27 文件大小:43.72 MB

下载得到文件列表

时序逻辑电路.ppt

相关文档

文档介绍

文档介绍:学****要点
了解时序逻辑电路的特点与分类。
掌握时序逻辑电路的分析方法,能熟练分析计数器等常用时序逻辑电路。
了解时序逻辑电路的设计方法,能设计简单的时序逻辑电路。
第六章 时序逻辑电路
*
第一页,共八十六页。
概 述
的输入
信息用一个状态来表示,以确定所涉及电路
需多少个状态。此时状态用S0、S1、….来表示。
*
第三十四页,共八十六页。
3. 状态化简
消去原始状态中的多余状态以得到最简状态图。
4. 状态编码
给化简后的状态图中的每一个状态赋以二进制码。
二进制码的位数 n等于触发器的个数,它与电路的
状态数m之间应满足:
*
第三十五页,共八十六页。
5. 选触发器类型
6. 求输出方程、状态方程、驱动方程
7. 画电路图
8. 检查自启动能力
*
第三十六页,共八十六页。
二、设计举例
☆Moore型同步时序电路设计
例1 试设计一个自然态序、带进位输出端的同步
五进制计数器。
解:
1)设定状态,作原始状态图
*
第三十七页,共八十六页。
2)状态编码
∵M=5, ∴取触发器位数 n=3
*
第三十八页,共八十六页。
3)编码后状态图
4)选触发器类型
选用3个下降沿触发的JK触发器
*
第三十九页,共八十六页。
电路次态/输出( )卡诺图
5)求输出方程、状态方程、驱动方程
方法一:
*
第四十页,共八十六页。
卡诺图的分解
*
第四十一页,共八十六页。
由卡诺图得状态方程和输出方程:
将状态方程变换为JK触发器特性方程 的标准形式,就可以找出驱动方程:
*
第四十二页,共八十六页。
*
由此可得驱动方程:
第四十三页,共八十六页。
方法二:
*
第四十四页,共八十六页。
*
第四十五页,共八十六页。
*
第四十六页,共八十六页。
输出方程:
驱动方程:
由特性方程
得状态方程:检查所设计电路是否具有自启动能力
*
第四十七页,共八十六页。
6)作电路图
*
第四十八页,共八十六页。
7)检查自启动能力
由状态方程可得:
由此表可以看出,电路具有自启动能力。
*
第四十九页,共八十六页。
8)完整状态图
*
第五十页,共八十六页。
例2 试设计一个模可变递增同步计数器,当控制
信号X=0时为三进制计数,X=1时为四进制计数。
设置一个进位输出端C。
解:1)根据题意画状态图
*
第五十一页,共八十六页。
2)状态编码
3)编码后状态转换表
*
第五十二页,共八十六页。
*
第五十三页,共八十六页。
4)选触发器
∵M=4, ∴取触发器位数 n=2
使用两个上升沿触发的D触发器
5)求输出方程、驱动方程
*
第五十四页,共八十六页。
利用D触发器激励表求驱动方程:
*
第五十五页,共八十六页。
6)检查自启动能力
由状态方程:
得:
有自启动能力。
7)电路图略
*
第五十六页,共八十六页。
☆Mealy型同步时序电路设计
例:设计一个串行数据检测器,要求连续输入三个或三个以上“1”时输出为1,其余情况下输出为0。
设输入变量为X,输出变量为Y
用X(1位)表示输入数据
用Y(1位)表示输出(检测结果)
解:1)设定状态
*
第五十七页,共八十六页。
若干常用的时序逻辑电路
*
第五十八页,共八十六页。
寄存器和移位寄存器
一、寄存器
1. 寄存器的定义——能够暂存数据的部件。
寄存器的功能——接受、存放、传送数据。
寄存器的组成——触发器及门电路。
说明:对寄存器中的触发器只要求它具有置1、置0
的功能即可,因而无论用何种类型的触发器
都可组成寄存器。
*
第五十九页,共八十六页。
2. 寄存器的种类
1)并行输入寄存器——输入数据可同时送入
寄存器内。
2)串行输入寄存器——即“移位寄存器”,
数据串行输入,有左移、右移、双向移位。
3)静态移位寄存器——由触发器作存储单元,
输入的数据可长久保留。
4)动态移位寄存器——由电容作存储单元,
输入的数据不可长久保留,需刷新。
*
第六十页,共八十六页。
3. 基本寄存器
数据并行输入,并行输出。
*
第六十一页,共八十六页。
四位寄存器——74HC175
*
第六十二页,共八十六页