1 / 4
文档名称:

组合逻辑电路实验.docx

格式:docx   大小:212KB   页数:4页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

组合逻辑电路实验.docx

上传人:63229029 2017/6/3 文件大小:212 KB

下载得到文件列表

组合逻辑电路实验.docx

文档介绍

文档介绍:实验一基本门电路的功能和特性及组合逻辑电路实验( 2 学时) 实验目的及要求:掌握常用的集成门电路的逻辑功能与特性;掌握各种门电路的逻辑符号;了解集成电路的外引线排列及其使用方法;学****组合逻辑电路的设计及测试方法。实验题目:部分 TTL 门电路逻辑功能验证及组合逻辑电路设计之全加器或全减器。实验二数值比较器、数据选择器( 3 学时) 实验目的及要求: 掌握数值比较器和数据选择器的逻辑功能; 学****组合逻辑电路的设计及测试方法。用 7486 和 7400 、 7404 搭出一位数值比较器, 画出其设计逻辑电路图, 并验证它的运算;用 74153 选择器实现多数据表决器, 要求 3 个输入中有 2 个或 3 个为 1时, 输出 Y 为高电平, 否则 Y 为低电平。画出电路图并简述实现原理。用 7400 、 7404 、 7432 实现该多数表决器。实验题目:组合逻辑电路设计之数值比较器和数据选择器实验三计数器的应用( 3 学时) 实验目的及要求: 掌握集成二进制同步计数器 74161 的逻辑功能;掌握任意进制计数器的构成方法; 学****时序逻辑电路的设计及测试方法。用 74161 搭建一个 60 进制计数器电路,并将结果输出到 7 段数码管显示出来,画出其设计逻辑电路图并验证它的功能。实验题目:时序逻辑电路设计之计数器的应用序号芯片型号数量 174LS00 1 274LS04 1 374LS32 1 474LS74 1 574LS86 1 674LS153 1 774LS161 2 74LS00: QUAD 2-INPUT NAND GATE 74LS04: HEX INVERTER 74LS32: Quad 2-Input OR Gates 74LS74: Dual Positive-Edge-Triggered D Flip-Flops with Preset, Clear plementary Outputs 74LS153: Dual 4-Input Multiplexer mon select inputs and individual enable inputs 74LS161: Synchronous 4-Bit Binary Counters