1 / 14
文档名称:

实验四触发器及其应用.docx

格式:docx   大小:80KB   页数:14页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

实验四触发器及其应用.docx

上传人:shugezhang1 2022/7/27 文件大小:80 KB

下载得到文件列表

实验四触发器及其应用.docx

相关文档

文档介绍

文档介绍:实验四触发器及其应用
一、 实验目的
1、 掌握基本RS、JK、D和T触发器的逻辑功能
2、 掌握集成触发器的逻辑功能及使用方法
3、 熟悉触发器之间相互转换的方法
二、 实验原理
触发器具有两个稳定状态,用以表示逻辑状态“ 1上升沿,故又称为上升沿触发的边沿触发器, 触发器的状态只取决于时钟到来前D端的状态,D触发器的应用很广,可用作数字信号的寄 存,移位寄存,分频和波形发生等。有很多种型号可供各种用途的需要而选用。如双。 74LS74、四D 74LS175、六D 74LS174 等。
图4-3为双。74LS74的引脚排列及逻辑符号。功能如表4-3。
图4-3 74LS74引脚排列及逻辑符号
表4-4
表4-3



出 输

输出
SD
RD
CP
D
Qn+1
Qn+1 SD
RD
CP
T
Qn+1
0
1
X
X
1
0 0
1
X
X
1
1
0
X
X
0
1 1
0
X
X
0
0
0
X
X
6
6 1
1
!
0
Qn
1
1
t
1
1
0 1
1
!
1
Qn
1
1
t
0
0
1 4、触发器之间的相互转换
1
1
!
X
Qn
Qn 在集成触发器的产品中,每 种触发器都有
自己固定的逻辑功能。但可以利用转换的方法获
得具有其它功能的触发器。例如将JK触发器的J、k两端连在一起,并认它为T端,就得到所
需的T触发器。
如图4-4(a)所小,其状态方程为:Qn+1 =T Q n + T Qn
(a) T触发器
(b) T'触发器
图4-4 JK触发器转换为T、T'触发器
T触发器的功能如表4-4。
由功能表可见,当T = 0时,时钟脉冲作用后,其状态保持不变;当T=1时,时钟脉冲 作用后,触发器状态翻转。所以,若将T触发器的T端置“ 1”,如图4-4(b)所示,即得T' 触发器。在T'触发器的CP端每来一个CP脉冲信号,触发器的状态就翻转一次,故称之为反
转触发器,广泛用于计数电路中。
Q
同样,若将D触发器 端与D端相连,便转换成T'触发器。如图4-5所示。
JK触发器也可转换为D触发器,如图4 — 6。
图4-5 D转成T' 图4-6 JK转成D
5、CMOS触发器
CMOS边沿型D触发器
CC4013是由CMOS传输门构成的边沿型D触发器。它是上升沿触发的双。触
发器,表4-5为其功能表,图4-7为引脚排列。
表4-5


输出
图4-7双上升沿D触发器
S
R
CP
D
Qn+1
(2) CMOS边沿型JK触发器
1
0
X
X
1
CC4027是由CMOS传输门构成的边沿型JK触发器,它 是上升沿触发的双JK
0
1
X
X
0
触发器,表4-6为其功能表,图4-8为引脚排列。
1
1
X
X
6
表4-6
0
0
t
1
1
0
0
t
0
0
0
0
!
X
Qn
图4-8双上升沿J—K触发器
S
R
CP
J
K
Qn+1
1
0
X
X
X
1
0
1
X
X
X
0
1
1
X
X
X
e
0
0
t
0
0
Qn
0
0
t
1
0
1
0
0
t
0
1
0
0
0
t
1
1
Qn
0
0
!
X
X
Qn
输出
输 入
CMOS触发器的直接置位、复位输入端5和R是
高电平有效,当S = 1 (或R=1)时,触发器将不
受其它输入端所处状态的影响,使触发器直接接
置1(或置0)。但直接置位、复位输入朦和R必
须遵守RS = 0的约束条件。CMOS触发器在按逻辑
功能工作时,S和R必须均置0。
三、实验设备与器件


波器
(或CC4027)、74LS00 (或
CC4011)、74LS74 (或CC4013)
四、实验内容
1、测试基本RS触发器的逻辑功能
按图4—1,用两个与非门组成基本RS触发
器,输入端巨、S接逻辑开关的输出插口,
输出端Q、。接逻辑电平显示输入插口,按表4
一7要求测试,记录之。
表4-7
1
1一0