1 / 10
文档名称:

触发器、计数器及其应用实验.doc

格式:doc   大小:20KB   页数:10页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

触发器、计数器及其应用实验.doc

上传人:wz_198614 2017/7/14 文件大小:20 KB

下载得到文件列表

触发器、计数器及其应用实验.doc

文档介绍

文档介绍:触发器、计数器及其应用实验
实验18 触发器、计数器及其应用
一、实验目的
1. 掌握集成J-K触发器和D触发器的逻辑功能,学****用触发器组成计数器。 2. 掌握集成计数器74LS290的逻辑功能和使用方法。 3. 学****中规模集成显示译码器和数码显示器配套使用的方法。二、实验原理

常见的集成触发器有D触发器和JK触发器,根据电路结构,触发器受时钟脉冲触发的方式有维持阻塞型和主从型。维持阻塞型又称边沿触发方式,触发状态的转换发生在时钟脉冲的上升或下降沿。而主从型触发方式状态的转换分两个阶段,在CP=1期间完成数据存入,在CP从1变为0时完成状态转换。
① JK触发器:在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。本实验采用74LS112双JK触发器,是下降边沿触发的边沿触发器。。
U16
__D15
____D14
13
12
11
__D10
9
74LS112
11CP
21K
31J
41SD
51Q
61Q
72Q
8GND
74LS112双JK触发器外引线排列
JK触发器的状态方程为:Q
n?1
?JQ
n
?KQ
n
J和K是数据输入端,是触发器状态更新的依据,若J、K有两个或两个以上输入端时,组成“与”的关系。。
JK触发器常被用作缓冲存储器,移位寄存器和计数器。
74LS112双JK触发器逻辑功能表
② D触发器:在输入信号为单端的情况下,常使用D触发器。其输出状态的更新发生在
195
CP脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来时D端的状态。本实验采用74LS74双D触发器,它是上升边沿触发的D触发器。。
UCC14
__
D13
12
1174LS74
11RD
2
3
41SD
5
61Q
7
__D10
9
__8
1D1CP1QGND
74LS74双D触发器外引线排列
74LS74双D触发器逻辑功能表
Dn
D触发器的状态方程为:Qn?1?
D触发器的应用很广,可用作数字信号的寄存、移位寄存、分频和波形发生等。 ,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。计数器种类很多。按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。根据计数体制的不同,分为二进制计数器,十进制计数器和任意进制计数器。根据计数的增减趋势,又分为加法、减法和可逆计数器。还有可预置数和可编程序功能计数器等等。目前,无论是TTL还是CMOS集成电路,都有品种较齐全的中规模集成计数电路。使用者只要借助于器件手册提供的功能表和工作波形图以及引出端的排列,就能正确地运用这些器件。
—五—十进制异步计数器74LS290的外引线排列。
U14
R13
____
R