1 / 19
文档名称:

《实验四集成触发器》.ppt

格式:ppt   大小:613KB   页数:19页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

《实验四集成触发器》.ppt

上传人:相惜 2022/8/7 文件大小:613 KB

下载得到文件列表

《实验四集成触发器》.ppt

相关文档

文档介绍

文档介绍:实验四 集成触发器的设计应用
实验目的
实验原理
设计举例
实验内容
仪器与器材
整理课件
一、实验目的
1、掌握触发器的原理、作用及调试方法;

2、学****简单时序逻辑电路的设计和调试方法。
整理课件
实验四 集成触发器的设计应用
实验目的
实验原理
设计举例
实验内容
仪器与器材
整理课件
一、实验目的
1、掌握触发器的原理、作用及调试方法;

2、学****简单时序逻辑电路的设计和调试方法。
整理课件
二、实验原理
触发器按照逻辑功能可以分为基本RS触发器、JK触发器、D触发器、T触发器等。按照电路的触发方式可以分为电平触发器(锁存器)主从触发器、维持—阻塞触发器、边沿触发器等。
整理课件
1、基本RS触发器
基本RS触发器的特性方程是

基本RS触发器常用来构成无抖动开关电路,如图4-4-1所示。
整理课件
图4-4-1无抖动开关电路
整理课件
图4-4-1所示的状态为=0,=1,可得出A=1,=0。当按压按键时, =1,=0,可得出A=0,=1,改变了输出信号A的状态。若由于机械开关的接触抖动,则的状态会在0和1之间变化多次,若=1,由于A=0,因此G2门仍然是“有低出高”不会影响输出状态。同理,当松开按键时, 端出现的接触抖动亦不会影响输出状态。
整理课件
2、JK触发器和D触发器
(1)74LS112JK触发器
JK触发器是时序逻辑电路的基本器件之一, 74LS112JK触发器为双下降沿JK触发器,带有预置端和清零端,其逻辑符号及各引脚功能如图所示:
整理课件
整理课件
(2)74LS74D触发器
74LS74D触发器为双上升沿D触发器,带有预置端和清零端,其逻辑符号及各引脚功能如图所示:
整理课件
三、设计举例
设计一个按自然态序变化的7进制同步加法计数器,计数规则为逢七进益,产生一个进位输出。
解:(1)建立原始状态图
整理课件
(2)状态简化:由于题目要求设计,现只设了7个状态,所以不用再简化。
(3)状态分配(状态编码):已是二进制状态
(4)选触发器,求时钟、输出、状态、驱动方程

因需用3位二进制代码,选用3个CP下降沿触发 的JK触发器,分别用FF0、FF1、FF2表示。
由于要求采用同步方案,故时钟方程为:
整理课件
输出方程:
整理课件
不化简,以便使之与JK触发器的特性方程的形式一致。
整理课件
比较,得驱动方程:
(5)电路图
整理课件
(6)检查自启动特性:
将无效状态111代入状态方程计算:
可见111的次态为有效状态000,电路能够自启动。
整理课件
四、实验内容
1、 74LS112JK触发器的功能测试
按表4-4-1要求,观察和记录Q和的状态。
注意: CP接单次脉冲,且每次测试时都要将触发器异步清零或置1。
表4-4-1 JK触发器74112的逻辑功能
整理课件
2 、74LS74D触发器的功能测试
按表4-4-2要求,观察和记录Q和的状态。
注意: CP接单次脉冲,且每次测试时都要将触发器异步清零或置1
表4-4-2 D触发器74LS74的逻辑功能
整理课件
3、触发器转换
试设计一电路,将D触发器(74LS74)转换为JK触发器。
4、设计广告流水灯
共有8个灯,始终使其中1暗7亮,且这1个暗灯循环右移。要求:
(1)单脉冲观察(用指示灯);
(2)连续脉冲观察(用示波器对应地观察时钟中CP,触发器输出端Q0、Q1、Q2和8个灯的波形)。
整理课件
五、仪器与器材
(1)双踪示波器 YB4320型 1台
(2)函数发生器 YB1638型 1台
(3)电路与数字实验箱 YB3262 1台
(4)直流稳压电源 DF1701S型 1台
(5)主要器材 74LS74 2片
74LS138 1片
74LS112 2片
74LS00 2片
74LS20 1片
整理课件