1 / 14
文档名称:

译码器和数据选择器实验报告.docx

格式:docx   大小:395KB   页数:14页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

译码器和数据选择器实验报告.docx

上传人:dajiede 2022/8/9 文件大小:395 KB

下载得到文件列表

译码器和数据选择器实验报告.docx

文档介绍

文档介绍:译码器和数据选择器
12级电子信息工程 朱加熊
实验目的
1、 熟悉集成译码器和数据选择器。
2、 掌握集成译码器和数据选择器的应用。
3、 学****组合逻辑电路的设计。
实验仪器及材料
1、 双踪示波器
2、 器件:
74L译码器和数据选择器
12级电子信息工程 朱加熊
实验目的
1、 熟悉集成译码器和数据选择器。
2、 掌握集成译码器和数据选择器的应用。
3、 学****组合逻辑电路的设计。
实验仪器及材料
1、 双踪示波器
2、 器件:
74LS00二输入端四“与非”门 1片
74LS20四输入端双“与非”门 1片
74LS139双2-4先译码器 1片
74LS153双4选1数据选择器 1片
实验容
1、译码器逻辑功能测试

输入电平,填输出状态表。
74LS139D
仿真结果
Y0
Y1
Y2
Y3
2、译码器转换
将双2-4线译码器转换为3-8译码器。
、画出转换电路图。
、在试验箱上接线并验证设计是否正确。
、设计并填写该3-8线译码器逻辑功能表,画出 输入、输出波形。
电路图
逻辑功能表
表示Yi=0,其余
器的测试及应
(1)、,
.
(2)、将试验箱上4个不同频率的脉冲信号接到数据选择 器4个输入端,将选择端置位,使输入端分别观察到4种不 同频率的脉冲信号。
(3)、分析上述实验结果并总结数据选择器的作用。
74LS1^N
逻辑功能表
输出控制
选择端
数据输入端
输出
E
A1 A2
D3 D2 D1 D0
Y
H
X X
X X X X
L
L
L L
X X X L
L
L
L L
X X X H
H
L
L H
X X L X
L
L
L H
X X H X
H
L
H L
X L X X
L
L
H L
X H X X
H
L
H H
L X X X
L
L
H H
H X X X
H
4、应用设计
、用2-4线译码器74LS139和少量逻辑门设计一个一 位全减器。列出真值表和卡诺图,画出原理图,在实验箱上 接线并验证设计是否正确。
、用4选1数据选择器74LS153和少量逻辑门设计一 个1位全加器。列出真值表和卡诺图,画出逻辑图,在实验 箱上接线并验证设计是否正确。
全减器
逻辑功能表
An
Bn
Cn
Cn+1
Dn
0
0
0
0
0
0
0
1
1
1
0
1
0
1
1
0
1
1
1
0
1
0
0
0
1
1
0
1
0
0
1
1
0
0
0
原理图
1
1
1
1
1
XLC1
全减器原理图
仿真结果
Cn+1
Sn
全加器
逻辑功能表
Ai
Bi
Ci
Ci+1
Si
0
0
0
0
0
0
0
1
0
1
0
1
0
0
1
0
1
1
1
0
1
0
0
0
1
1
0
1
1
0
1
1
0
1
0
1
1
1
1
1
原理图
仿真结果
Ci+1
组合逻辑电路的设计方法