1 / 3
文档名称:

可编程逻辑器件及EDA技术可编程逻辑器件及EDA技术答案).docx

格式:docx   大小:14KB   页数:3页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

可编程逻辑器件及EDA技术可编程逻辑器件及EDA技术答案).docx

上传人:niupai21 2022/8/28 文件大小:14 KB

下载得到文件列表

可编程逻辑器件及EDA技术可编程逻辑器件及EDA技术答案).docx

相关文档

文档介绍

文档介绍:一、 名词解释
CPLD
答:CPLD是复杂的可编程逻辑器件的缩写。
在系统编程
答:在系统可编程特性(In System Programmability, ISP )是指不需要使用编程器,只需要通过计算机接口和编程电缆,直 接在用、 试述EDA软件系统包含那些模块。
答:设计输入子模块,设计数据库子模块,分析验证子模块,综合仿真子模块,布局布线子模块等。
5、 在可编程逻辑电路设计中竞争和冒险是怎样产生的,如何避免。
答:当某一时刻同时有一个以上的信号发生变化时容易产生毛刺;组合逻辑电路是会产生竞争冒险的。
避免方法:(1)增加延时时间短的引脚的传输路径使引脚间的传输时间相同即信号同时发生变化。(2)增加同步电路(3)改 变编码方式
6、 简述VHDL程序结构
USE定义区
PACKAGE定义区
ENTITY定义区
ARCHITECTURE 定义区
C0NFIGURATI0N 定义区
7、 简述WHEN_ELSE条件信号赋值语句和IF_ELSE顺序语句的异同。
答:WHEN_ELSE条件信号赋值语句中无标点,只有最后有分号;必须成对出现;
是并行语句,必须放在结构体中。
IF_ELSE顺序语句中有分号;是顺序语句,必须放在进程中。
8、 简述WITH_SELECT_WHEN选择信号赋值语句和CASE_WHEN顺序语句的异同。
答:WITH_SELECT_WHEN选择信号赋值语句中是逗号,最后是分号;是并行语句,必须放在结构体中。
CASE_WHEN顺序语句中是分号;是顺序语句,必须放在进程中。
9、 什么叫'综合’? 一般综合应包含那些过程?
答:综合过程就是将电路的高级语言描述转换成低级的,可与FPGA/CPLD器件结构相映射的网表文件。
一般综合应包含以下过程:语法检查和设计规则检查、网络表提取、逻辑优化和综合。
10、 简述PROCESS语句结构的三部分构成,并说明进程语句、顺序语句和信号之间的关系。
答:PROCESS语句结构是由三部分构成的,即进程说明部分,顺序描述语句部分和敏感信号参数表。
各个进程是并行运行的,无先后之分,必须放在结构体中;顺序语句是按顺序运行的,有先后之分,必须放在进程中;信号放 在结构体和进程之间,是用以完成各个进程之间数据交换。
11、 简述的ASIC概念和特点。
答:专用集成电路ASIC(Application Special Integrated Circuit)是相对通用集成电路而言的,它是面向专门用途而设计的集成电 路。
它在构成电子系统是除了可使产品速度快,体积小,重量轻外,还有可靠性高,成本低,保密性强等优点。
12、 说明端口模式INOUT和BUFFER有何异同点。
答:INOUT:双向端口; BUFFER:输出并向内部反馈。
13、 简述元件例化语句的作用,组成及格式。
答:把已经设计好的设计实体称为一个元件或一个模块,它可以被高层次的设计引用。引用时就会用到元件声明和元件例化语 句。二者缺一不可。
1)元件声明
COMPONENT元件实体名
PORT (元件端口信息);
END COMPONENT;
2)元件例化
例化名:元件名 PORT MAP (端口列表)
三、叙述题
1•什么是边界扫描测试技术?它解决什么问