1 / 5
文档名称:

组合逻辑电路实验与解答.doc

格式:doc   大小:108KB   页数:5页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

组合逻辑电路实验与解答.doc

上传人:63229029 2017/9/9 文件大小:108 KB

下载得到文件列表

组合逻辑电路实验与解答.doc

相关文档

文档介绍

文档介绍:高等教育自学考试
实验报告
实验课程名称:模拟、数字及电力电子技术
实验项目:组合逻辑电路
实验类别: 综合性□设计性□验证性√
专业班级:
姓名: 李奥华学号:
实验时间: 2012/3/23
实验地点: 微机实验室
指导教师: 成绩:
组合逻辑电路
一、实验目的
,并测试其逻辑功能。

二、实验原理
数字电路按逻辑功能和电路结构的不同特点,可分为组合逻辑电路和时序逻辑电路两大类。组合逻辑电路是根据给定的逻辑问题,设计出能实现逻辑功能的电路。用小规模集成电路实现组合逻辑电路,要求是使用的芯片最少,连线最少。一般设计步骤如下:
、输出变量的个数,列出逻辑真值表。
,一般采用卡诺图进行化简,得出逻辑表达式。
,则应将函数表达式变换成与器件类型相适应
的形式。
,画出逻辑电路。
,查找所用集成器件的管脚图,将管脚号标在电路图上,再接线
验证。
三、实验仪器及器件
数字实验箱一台,集成芯片74LS00一块、74LS20三块,导线若干。
四、实验内容

(1) 用集成电路74LS00和74LS20(74LS20管脚见图1所示),按图2连接电路(自己设计接线脚标),A、B接输入逻辑,F接输出逻辑显示,检查无误,然后开启电源。
图1 74LS20集成电路管脚图
(2) 按表1的要求进行测量,将输出端F的逻辑状态填入表内.

&
&
&
&
&
A
B
F

表1 输出真值表
输入
输出
A
B
F
0
0
0
0
1
1
1
0
1
1
1
0

图 2-电路接线图

(3) 由逻辑真值表,写出该电路的逻辑表达式
F=
2. 用与非门组成“三路表决器”
(1) 用74LS00和74LS20组成三路表决器,按图3连接电路(自己设计接线脚标),A,B,C接输入逻辑,F接输出逻辑显示,检查无误,然后开启电源。
(2) 按表2的要求进行测量,将输出端F的逻辑状态填入表内。
&
&
&
&
A
表 2输出真值表
输入
输出
A
b
C
F
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
1
1
0
0
0
1
0
1
1
1
1
0
1
1
1
1
1

&
B F

C

图 3 电路接线图

3. 设计一个“四路表决器”逻辑电路并测试
设计一个四变量的多路表决器。当输入变量A、B、C、D有三个或三个以上为1时,输出F为1;否则输出F为0。
(1)根据设计要求列出表3四人表决器真值表。
(2)用卡诺图化简逻辑函数,写出逻辑表达,F= .
(3)用74LS20与非门实现“四人表决器”,画出实验电路,标出接线脚并测试,验证所列真值表。
表3 四人表决器真值表
输入
输出
A
B
C
D
F
0
0
0
0