1 / 29
文档名称:

5.2 二进制计数器.ppt

格式:ppt   大小:444KB   页数:29页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

5.2 二进制计数器.ppt

上传人:zhoubingchina1 2017/9/11 文件大小:444 KB

下载得到文件列表

5.2 二进制计数器.ppt

相关文档

文档介绍

文档介绍:异步二进制计数器
同步二进制计数器
二进制计数器
返回
结束
放映
9/11/2017
1
复****br/>时序逻辑电路的特点?
寄存器分类?
8位二进制数码需几个触发器来存放?
9/11/2017
2
计数器:用以统计输入时钟脉冲CP个数的电路。
计数器的分类:
二进制计数器

二进制计数器:按二进制数运算规律进行计数的电路称作二进制计数器。
十进制计数器:按十进制数运算规律进行计数的电路称作十进制计数器。
任意进制计数器:二进制计数器和十进制计数器之外的其它进制计数器统称为任意进制计数器。
二进制计数器是结构最简单的计数器,但应用很广。
9/11/2017
3

加法计数器:随着计数脉冲的输入作递增计数的电路称作加法计数器。
减法计数器:随着计数脉冲的输入作递减计数的电路称作减法计数器。
加/减计数器:在加/减控制信号作用下,可递增计数,也可递减计数的电路,称作加/减计数器,又称可逆计数器。
也有特殊情况,不作加/减,其状态可在外触发控制下循环进行特殊跳转,状态转换图中构成封闭的计数环。

异步计数器:计数脉冲只加到部分触发器的时钟脉冲输入端上,而其它触发器的触发信号则由电路内部提供,应翻转的触发器状态更新有先有后的计数器,称作异步计数器。
同步计数器:计数脉冲同时加到所有触发器的时钟信号输入端,使应翻转的触发器同时翻转的计数器,称作同步计数器。
9/11/2017
4
异步计数器的计数脉冲没有加到所有触发器的CP端。
当计数脉冲到来时,各触发器的翻转时刻不同。分析时,要特别注意各触发器翻转所对应的有效时钟条件。
异步二进制计数器是计数器中最基本最简单的电路,它一般由接成计数型的触发器连接而成,计数脉冲加到最低位触发器的CP端,低位触发器的输出Q作为相邻高位触发器的时钟脉冲。
异步二进制计数器
返回
9/11/2017
5

必须满足二进制加法原则:逢二进一(1+1=10,即Q由1→0时有进位。)
组成二进制加法计数器时,各触发器应当满足:
①每输入一个计数脉冲,触发器应当翻转一次(即用T′触发器);
②当低位触发器由1变为0时,应输出一个进位信号加到相邻高位触发器的计数输入端。
9/11/2017
6
图5-12 3位异步二进制加法计数器
仿真
(1)JK触发器构成的3位异步二进制加法计数器(用CP脉冲下降沿触发)
①电路组成
②工作原理
9/11/2017
7
③计数器的状态转换表
表5-5 3位二进制加法计数器状态转换表
CP顺序
Q2 Q1 Q0
等效十进制数
0
0 0 0
0
1
0 0 1
1
2
0 1 0
2
3
0 1 1
3
4
1 0 0
4
5
1 0 1
5
6
1 1 0
6
7
1 1 1
7
8
0 0 0
0
9/11/2017
8
④时序图
图5-13 3位二进制加法计数器的时序图
9/11/2017
9
⑤状态转换图
图5-14 3位二进制加法计数器的状态转换图
圆圈内表示Q2Q1Q0的状态
用箭头表示状态转换的方向
9/11/2017
10