1 / 76
文档名称:

电子技术基础·数字部分.ppt

格式:ppt   大小:2,812KB   页数:76页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

电子技术基础·数字部分.ppt

上传人:分享精品 2017/12/12 文件大小:2.75 MB

下载得到文件列表

电子技术基础·数字部分.ppt

相关文档

文档介绍

文档介绍:3 逻辑门电路
MOS逻辑门电路
TTL逻辑门电路
* 射极耦合逻辑门电路
* ***化镓逻辑门电路
逻辑描述中的几个问题
逻辑门电路使用中的几个实际问题
* 用VerilogHDL描述逻辑门电路
3 逻辑门电路
教学基本要求:
1、了解半导体器件的开关特性。
2、熟练掌握基本逻辑门(与、或、与非、或非、异或门)、三态门、OD门(OC门)和传输门的逻辑功能。
3、学会门电路逻辑功能分析方法。
4、掌握逻辑门的主要参数及在应用中的接口问题。
3. 逻辑门电路
3 逻辑门电路
作业:,,,
MOS逻辑门
数字集成电路简介
逻辑门的一般特性
MOS开关及其等效电路
CMOS反相器
CMOS逻辑门电路
CMOS漏极开路门和三态输出门电路
CMOS传输门
CMOS逻辑门电路的技术参数
MOS逻辑门
1) 逻辑门:实现基本逻辑运算和复合逻辑运算的单元电路。
2) 逻辑门电路的分类
二极管门电路
三极管门电路
TTL门电路
MOS门电路
PMOS门
CMOS门
逻辑门电路
分立门电路
集成门电路
NMOS门
数字集成电路简介
MOS逻辑门
在数字电路中,MOS管多采用增强型。
1) CMOS集成电路
广泛应用于超大规模、甚大规模集成电路
4000系列
74HC 74HCT
74VHC 74VHCT
速度慢
与TTL不兼容
抗干扰
功耗低
74LVC 74VAUC
速度加快
与TTL兼容
负载能力强
抗干扰
功耗低
速度两倍于74HC
与TTL兼容
负载能力强
抗干扰
功耗低
低(超低)电压
速度更加快
与TTL兼容
负载能力强
抗干扰功耗低
74系列
74LS系列
74AS系列
74ALS
2) TTL 集成电路:
广泛应用于中大规模集成电路
数字集成电路简介
MOS逻辑门
逻辑门电路的一般特性
1) 输入和输出的高、低电平
v
O
v
I
驱动门
G
1
负载门
G
2
1
1
输出高电平的下限值
VOH(min)
输入低电平的上限值 VIL(max)
输入高电平的下限值 VIL(min)
输出低电平的上限值
VOH(max)
输出
高电平
+
V
DD
V
OH
(
min
)
V
OL
(
max
)
0
G
1

v
O
范围
v
O
输出
低电平
输入
高电平
V
IH
(
min
)
V
IL
(
max
)
+
V
DD
0
G
2

v
I
范围
输入
低电平
v
I
MOS逻辑门
VNH —当前级门输出高电平的最小
值时允许负向噪声电压的最大值。
负载门输入高电平时的噪声容限:
VNL —当前级门输出低电平的最大
值时允许正向噪声电压的最大值
负载门输入低电平时的噪声容限:
2) 噪声容限
VNH =VOH(min)-VIH(min)
VNL =VIL(max)-VOL(max)
在保证输出电平不变的条件下,输入电平允许波动的范围。它表示门电路的抗干扰能力
1
驱动门
v
o
1
负载门
v
I
噪声
MOS逻辑门
3) 传输延迟时间
传输延迟时间是表征门电路开关速度的参数,它说明门电路在输入脉冲波形的作用下,其输出波形相对于输入波形延迟了多长的时间。
CMOS电路传输延迟时间
t
PHL
输出
50%
90%
50%
10%
t
PLH
t
f
t
r
输入
50%
50%
10%
90%
MOS逻辑门
4) 功耗
静态功耗:指的是当电路没有状态转换时的功耗,即门电路空载时电源总电流ID与电源电压VDD的乘积。
5) 延时功耗积
功耗积,用符号DP表示
扇入数:取决于逻辑门的输入端的个数。
6) 扇入与扇出数
动态功耗:指的是电路在输出状态转换时的功耗,
对于TTL门电路来说,静态功耗是主要的。
CMOS电路的静态功耗非常低,CMOS门电路有动态功耗
MOS逻辑门
扇出数:是指其在正常工作情况下,所能带同类门电路的最大数目。
(a)拉电流工作情况
当负载门的个数增加时,总的拉电流将增加,会引起输出高电压的降低。但不得低于输出高电平的下限值,这就限制了负载门的个数。
高电平扇