1 / 3
文档名称:

数电实验报告实验七计数器逻辑功能测试及应用1.docx

格式:docx   大小:51KB   页数:3页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数电实验报告实验七计数器逻辑功能测试及应用1.docx

上传人:ttteee8 2019/7/18 文件大小:51 KB

下载得到文件列表

数电实验报告实验七计数器逻辑功能测试及应用1.docx

文档介绍

文档介绍:实验七计数器逻辑功能测试及应用一、 实验目的1、 熟悉屮规模集成电路计数器74HC160的逻辑功能,使用方法及应用。2、 掌握构成任意进制计数器的方法。二、 实验设备及器件1、 数字逻辑电路实验板2、 74HC160同步加法二进制计数器2片。3、 74HC00Z1输入四与非门 1片。三、 实验原理计数器是一个用以实现计数功能的吋序部件,它不仅町用来计脉冲数,述常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。让数器种类很多。按构成计数器中的各触发器是否使用一个吋钟脉冲源来分,有同步计数器和异步计数器。根据计数制的不同,分为二进制计数器,I•进制计数器和任意进制计数器。根据计数的增减趋势,又分为加法、减法和可逆计数器。还有可预置数和可编程序功能计数器等等。目前,无论是TTL还是CMOS集成电路,都冇品种较齐全的屮规模集成计数器。使用者只要借助丁•器件手册提供的功能表和工作波形图以及引出端的排列,就能止确地运用这些器件。1、集成计数器74HC160集成计数器74HC160是二-五-十进制计数器,其管脚排列如图7-1,功能表如表7-1oEJ叵叵叵叵叵IX叵irUABCDPID230H]回回可图7-1 74HC160管脚排列表7-1ll*MFffM"料1ioInpMitClorLm4Lh«bl<Cle"Q*5r JK«PtUC®rryPTABcDAw4.!V<°叫OCTOUT/MWIratlckM♦SV■<D■OVT— i■ •••一^-・ ■J:•oC—DIN【护IN*IN*IN4OUTOUTOUTOUT—3恥丫七;*4SVGND45VININ・・bGND4SV—MM—OUTCLR-q ":*■(N)进制计数器方法:1) 反馈归零法:是利用计数器清零端的清零作用,截取计数过程屮的某一个屮间状态控制清零端,使计数器由此状态返回到零重新开始计数。把模数人的计数器改成模数小的计数器。其关键是清零信号的选择与芯片的清零方式有关,界步清零方式以N作为清零信号或反馈识别码,其有效循环状态为0〜N-1;同步清零方式以N-1作为反馈识别码,其有效循环状态为0〜N-1。还要注意清零端的有效电平,以确定用与门还是与非门來引导。2) 反馈置数法:是利用具有置数功能的计数器,截取从Nb到Na之间的N个有效状态构成N进制计数器。其方法是当计数器的状态循环到Na时,由Na构成的反馈信号提供置数指令,由于事先将并行置数数据输入端置成了Nb的状态,所以置数指令到来吋,计数器输出端被置成Nb,再来计数脉冲,计数器在Nb基础上继续计数直至Na,又进行新一伦置数、计数,其关键是反馈识别码的确定与芯片的置数方式有关。异步置数方式以Na二Nb+N作为反馈识别码,其有效循环状态为Nb〜Na;同步置数方式以Na=Nb+N-1作为反馈识别码,其有效循环状态为Nb〜Na。述要注意置数端的有效电平,以确定用与门还是与