1 / 27
文档名称:

数字电子--计数器-课件(PPT演示稿).ppt

格式:ppt   页数:27页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数字电子--计数器-课件(PPT演示稿).ppt

上传人:1259812044 2016/4/21 文件大小:0 KB

下载得到文件列表

数字电子--计数器-课件(PPT演示稿).ppt

文档介绍

文档介绍:第五章计数器第第五五章章计计数数器器引入:电路中由两个与非门构成单脉冲发生器,计数器 74LS161 对其产生的脉冲进行计数,计数结果送入字符译码器并驱动数码管,使之显示单脉冲发生器产生的脉冲个数。脉冲发生器计数器显示 nnQQ??10 0 1 10 01 10 01 10 01 10 0 CP CP Q Q 1 1Q Q 2 2Q QQ Q 0 00 00 0 0 00 0 1 10 0 1 10 0 0 01 1 0 01 1 1 11 1 1 11 1 ( (b b) ) 计数器各触发器的翻转不受同一个计数器各触发器的翻转不受同一个 CP CP 脉冲控制。脉冲控制。————异步异步计数器计数器计数器各触发器的翻转受同一个计数器各触发器的翻转受同一个 CP CP 脉冲控制。脉冲控制。————同步同步计数器计数器 Q Q 0 0Q Q 1 1Q Q 2 2 1. 计数器的基本原理 计数器及其表示方法计数器及其表示方法 ▲▲根据计数脉冲的输入方式不同可把计数器分为根据计数脉冲的输入方式不同可把计数器分为同步计数器同步计数器和和异步计数器异步计数器。。▲▲根据计数进制不同又可分为根据计数进制不同又可分为二进制二进制、、十进制十进制和和任意进制计数器任意进制计数器。。▲▲根据计数过程中计数的增减不同又分为根据计数过程中计数的增减不同又分为加法计数加法计数、、减法和可逆计数器减法和可逆计数器。。 3. 3. 二进制计数器二进制计数器若若n n =1 =1 , ,2 2, ,3 3……,则,则 N N =2 =2 , ,4 4, ,8 8……,相应的计数器称为模,相应的计数器称为模 2 2计计数器,模数器,模 4 4计数器和模计数器和模 8 8计数器。计数器。计数器的位数计数器的位数 n n: : 即由即由多少多少个触发器组成。( 个触发器组成。( n n) ) 计数器的模(计数容量) 计数器的模(计数容量) : : 最大所能计数的值最大所能计数的值 N N=2 =2 n n三位二进制计数器三位二进制计数器同步二进制计数器—— 74LS161 集成计数器同步二进制计数器—— 74LS161 74LS161 集成计数器集成计数器(2) 74LS161 功能表(2) 74LS161 功能表 0 0 0 0 d 0d 1d 2d 3计数保持保持 0 ×××××××× 1 0 ××↑d 0d 1d 2d 3 1 1 1 1 ↑×××× 1 1 0 ×××××× 1 1 × 0 ××××× Q 0Q 1Q 2Q 3 ET EP CP D 0D 1D 2D 3输出输入 DR LD (1)各引脚功能符号的意义: : D D 0 0~ ~D D 3 3:并行数据预置输入端:并行数据预置输入端 Q0~Q3 Q0~Q3 :数据输出端:数据输出端 ET ET 、、 EP EP :计数控制端:计数控制端 CP CP :时钟脉冲输入端( :时钟脉冲输入端( ↑↑) ) C C:进位端:进位端:异步清除控制端(低电平:异步清除控制端(低电平有效) 有效) :置数控制端(低电平有效) :置数控制端(低电平有效) DR LD 74LS161 状态图 74LS161 74LS161 状态图注释注释 74LS161 是典型的 4位二进制同步加法计数器,异步清除。同于 74161 。请问它的模是几? 74LS161 74LS161 是典型的是典型的 4 4位二进制同步加法位二进制同步加法计数器,异步清除。同于计数器,异步清除。同于 74161 74161 。。请问它的模是几? 请问它的模是几? ◆◆、、、、 ET ET 和和 EP EP 均为高电平时,计数器处于计数状态,每输入均为高电平时,计数器处于计数状态,每输入一个一个 CP CP 脉冲,进行一次加法计数。脉冲,进行一次加法计数。 DR LD (3) 74LS161 的功能与特点(3) 74LS161 的功能与特点◆◆:异步置:异步置““0 0””功能。功能。 DR 波形图波形图 0000 1 1 0 01 1 0 0 LD ◆◆ ET ET 和和 EP EP 是计数器控制端,其是计数器控制端,其中一个为低电平,计数器保持中一个为低电平,计数器保持原态。两者均为高电平,计数原态。两者均为高电平,计数器才处于计数状态。器才处于计数状态。◆:同步并行置数控制端(低电平有效) ,=0, 且=1 时, D0~D3上数据被输出到Q0~Q3。◆◆