1 / 4
文档名称:

实验五 计数器.doc

格式:doc   大小:161KB   页数:4页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

实验五 计数器.doc

上传人:taoapp 2022/5/18 文件大小:161 KB

下载得到文件列表

实验五 计数器.doc

文档介绍

文档介绍:实验五计数器
一.实验目的
1.学****用集成触发器构成计数器的方法。
2.熟悉中规模集成十进制计数器的逻辑功能及使用方法。
3.了解集成译码器及显示器的应用。
二.实验原理
计数器是一种重要的时序逻辑电路,它不仅可以计
0
0
0
0
×
×
d
c
b
a
d
c
b
a
0
1
­
1
×
×
×
×
加计数
0
1
1
­
×
×
×
×
减计数
3.实现任意进制计数
利用中规模集成计数器中各控制及置数端,通过不同的外电路连接,使该计数器成为任意进制计数器,达到功能扩展的目的。图10—4为利用74LS192的置数端的置数功能构成五进制加法计数器的原理图,状态转换表如表10—3所示。它的工作过程是:预先在置数输入端输入所需的数,本例为DDDCDBDA=0000。假设计数器从0000状态开始按8421编码计数,当输出状态达到0100后再来一个计数脉冲,计数器输出端先出现QDQCQBQA=0101,此时与非门输出立刻变为低电平,于是四位并行数据DDDCDBDA=0000被置入计数器中,即QDQCQBQA=0000,实现了五进制计数,紧接着恢复高电平,为第二次循环作好准备。这种方法的缺点是置数时间太短及利用了一个无效态,可能会造成译码,显示部分产生误动作,此时,应采取措施消除。
表10—2
输入脉冲数
输出
QD
QC
QB
QA
0
0
0
0
0
1
0
0
0
1
2
0
0
1
0
3
0
0
1
1
4
0
1
0
0
5
0
1
0
1
6
0
1
1
0
7
0
1
1
1
8
1
0
0
0
9
1
0
0
1
表10—3
计数脉冲
输出
C P
0
0
0
0
0
1
0
0
0
1
2
0
0
1
0
3
0
0
1
1
4
0
1
0
0
5
0
1
0
1
0
0
0
0
5.译码及显示
计数器输出端的状态反映了计数脉冲的多少,为了把计数器的输出显示为相应的数,需要接上译码器和显示器。计数器采用的码制不同,译码器电路也不同。
二¾¾十进制译码器用于将二¾¾十进制代码译成十进制数字,去驱动十进制的数字显示器件,显示0—9十个数字,由于各种数字显示器件的工作方式不同,因而对译码器的要求也不一样。中规模集成七段译码器CC4511用于共阴极显示器。4511可以把8421编码的十进制数译成七段输出a、b、c、d、e、f、g,用以驱动共阴极LED。图10—5为LED七个字段显示示意图。图10—6为计数、译码、显示的结构框图。在实验台上已完成了译码CD4511和显示器之间的连接,实验时只要将十进制计数器的输出端QA、QB、QC、QD直接连接到译码器的相应输入端A、B、C、D即可显示数字0—9。
图10—3 图10—4
图10—5 图10—6
三.实验设备与器件
1.示波器;
2.双D触发器74LS74×2,同步十进制可逆计数器74LS192×