1 / 9
文档名称:

从VHDL-AMS来谈可综合的模数转换器的发展【外文翻译】.doc

格式:doc   页数:9
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

从VHDL-AMS来谈可综合的模数转换器的发展【外文翻译】.doc

上传人:问道九霄 2012/4/10 文件大小:0 KB

下载得到文件列表

从VHDL-AMS来谈可综合的模数转换器的发展【外文翻译】.doc

文档介绍

文档介绍:毕业设计(论文)外文翻译
原文题目:Proposal of Synthesizable analogue-to-digital converters from VHDL-AMS
译文题目: 从VHDL-AMS来谈可综合的模数转换器的发展
作者:G. Doménech-Asensi* 和J. Garrigós-Guerrero
在这篇文章中,我们用VHDL-AMS来提出用一个进程来描述可综合的N -位模数转换器(ADC)的使用。其目的是提出可重用的代码生成可以使得设计师的工作更容易规范,这清楚地表明了底层硬件结构可以轻易的由CAD - EDA工具综合。至今已经发明了两种不同架构的数模转换器用来对VHDL-AMS作指引说明:基于flash的数模转换器和串行的数模转换器。这两种描述都符合上述条件。为了验证我们的合成方法已经适应了CAD - EDA工具专门针对可重构技术的合成。我们已合成了一个FPGA和FPAA的转换器,并且已经在实际的器件上进行了测试。
关键词:VHDL;VHDL-AMS; 电子设计自动化; 模拟数字转换器;FPGA;FPAA
1、简介
如今,微电子市场的特点是日益复杂和整合,尤其是针对应用领域的专用集成电路。根据Gielen和Rutenbar 2000年的统计,混合信号集成电路市场自20世纪90年代初每年增长15至20%。然而支持混合信号ASIC设计的合成,依然是需要手动设计的一个部分。根据Daems、Gielen和Sansen 2003年的报道,随着数字合成工具和半定制设计技术的来临,模拟ASIC模块仅仅使用一小部分的硅面积却需要消耗大部分的设计时间。
VHDL - AMS,在1999年于IEEE DASC ,它允许以类似数字化设计的形式连接一个统一的模拟设计自动化任务框架。该框架应涵盖设计构思模拟设计层次的制造和验证,当然也包括数字电路,并要求这两个域的接口相互连接。基于这种标准,预计在未来几年后,新的CAD - EDA工具得以综合高层次的模拟及混合信号为电子电路。
第一个办法是由Li, Okoon, Hella, Ismail and Rubeiz于1999年发明的,其中的VHDL - AMS的输入被翻译成SPICE的输出。其他工具例如VASE(Vemuri, Dhanwada, Nunez andCampisi 1997)曾把VHDL-AMS行为式规格的模拟系统翻译为各个部分运算放大器级网表。在2000年(Doménech, Kazmierski, Ruiz
和Ruiz)以该工具为基础合成获得了SPICE的输出代码并于2004年建立了带有反馈模拟系统的模拟滤波器。一个可以现场综合可编程模拟阵列模拟电路的工具得以演变(Doménech-Asensi, Gomez-Diaz, Martinez-Alajarin 和 Ruiz-Merino 2006; Petre, Schlottmann 和 Hasler 2008) ,虽然这是最后一次使用Simulink来作为输入代码。最终,另一个工具(Zeng 和 Huss 2005)在较高的水平下专门设计了一套完善过并简化过的模型写进了VHDL-AMS。一个模拟合成工具的一般说明在过去20年中被发表在公开的文献当中,在Martens 和G