文档介绍:第21章触发器和时序逻辑电路
双稳态触发器
寄存器
计数器
应用举例
时序逻辑电路的分析(略)
由555定时器组成的单稳态触发器和无稳态 触发器
电路的输出状态不仅取决于当时的输入信号,而且与电路原来的状态有关,当输入信号消失后,电路状态仍维持不变。这种具有存储记忆功能的电路称为时序逻辑电路。
时序逻辑电路的特点:
下面介绍双稳态触发器,它是构成时序逻辑电路的基本逻辑单元。
双稳态触发器
双稳态触发器:
是一种具有记忆功能的逻辑单元电路,它能储存一位二进制码。
特点:
(1) 有两个稳定状态—0 态和 1 态;
(2) 能根据输入信号将触发器置成 0 态或 1 态;
(3) 输入信号消失后,被置成的 0 态或 1 态能保存下来,即具有记忆功能。
RS 触发器
两互补输出端
1. 基本 RS 触发器
两输入端
反馈线
触发器输出与输入的逻辑关系
1
0
0
1
设触发器原态为 1 态。
翻转为 0 态
(1) SD=1,RD = 0
1
0
1
0
1
设原态为 0 态
1
0
0
1
1
1
0
触发器保持 0 态不变
复位
0
0
1
设原态为 0 态
0
1
1
1
0
0
翻转为 1 态
(2) SD=0,RD = 1
设原态为 1 态
0
1
1
0
0
0
1
触发器保持 1 态不变
置位
1
1
1
设原态为 0 态
0
1
0
0
1
1
保持为 0 态
(3) SD=1,RD = 1