1 / 15
文档名称:

简易数字式电容测试仪的设计.pdf

格式:pdf   大小:1,932KB   页数:15页
下载后只包含 1 个 PDF 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

简易数字式电容测试仪的设计.pdf

上传人:1781111**** 2024/5/11 文件大小:1.89 MB

下载得到文件列表

简易数字式电容测试仪的设计.pdf

相关文档

文档介绍

文档介绍:该【简易数字式电容测试仪的设计 】是由【1781111****】上传分享,文档一共【15】页,该文档可以免费在线阅读,需要了解更多关于【简易数字式电容测试仪的设计 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。:..设计要求..............................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................、仿真与分析.............................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................15:..设计要求设计和实现一个简易数字式电容测试仪――电容表。(1).被测电容范围:1000PF(1nF)~10uF(10000nF);(2).测试误差<10%;(3).电容值至少用两位数码管显示。:首先555多谐振荡电路提供单位标准脉冲(周期T0),同时给555单稳态电路提供激励。待测电容接入单稳态电路,由于电路输出信号周期Tw与电容的值Cx成正比,通过计算使得T0正好为Cx=1000pF时输出周期Tw0。然后在计数模块中,将Tw信号接入清零端,将T0接入同步信号输入端。再在寄存器模块中,将Tw信号接入置数端,将计数器的数据接入寄存器。最后对寄存器的数据进行译码后传入数码管。方案二:首先取一个555多谐振荡电路提供单位标准脉冲,我们称其输出为UNIT_OUT。再取一个作为帧率控制的单稳态触发器将UNIT_OUT信号作为输入,其输出为一个单稳态时间为1s的周期信号,称为CON_OUT。此时我们将这两个输出取或运算后输入另一个用于测量电容的单稳态电路。如此设置后,仅当UNIT_OUT,CON_OUT均为低电平时,才会触发此电路产生单稳态,其输出称为CX_OUT。这时我们将UNIT_OUT接入40110计数端,用CON_OUT和UNIT_OUT来控制40110的计数使能和复位端。这样设置就能让电路实现电路自动计数,并且支持热插拔的功能。方案选择:方案一的电路在上电后只对电容进行一次测量。再次测量都需要按一下控制单稳态的按键。并且如此得出的各模块输出不利于用示波器捕捉,不便于调试,而方案二就克服了方案一的缺陷,方案二的不足在于没能实现档位的自动变换。并且电路稍显复杂,调试容易出错。(555多谐振荡电路,输出为UNIT_OUT):其输出脉冲作为一个最小单位标尺用于脉冲度量。调节占空比至90%以上,缩小低电平占用时间,避免帧率控制脉冲的低电平时间过短以致无法检测。不换挡位时UNIT_OUT的理论周期为10us,占空比为90%。:..(555单稳态电路,输出为CX_OUT):该电路的输入是单位周期脉冲UNIT_OUT和帧率控制脉冲CON_OUT相或的结果。仅当两个脉冲均为低电平时,才能触发该转换器产生单稳态脉冲。该电路的输出是一个脉宽与电容值成比例的正向脉冲以CON_OUT为周期进行时移的信号。就是说在一个CON_OUT脉冲内,只会有一个单稳态脉冲。CX_OUT的理论周期为1s,占空比与被测电容的值有关。(555单稳态电路,输出为CON_OUT):该电路的输入为UNIT_OUT,保证了帧率控制脉冲和待测电容脉冲转换器的同步性。该电路的输出为周期性单稳态脉冲。CON_OUT的理论周期为1s,占空比接近100%。(CD40110):受上述三个脉冲信号的控制进行计数和显示。,各功能块的划分与组成,全面介绍总体工作过程或工作原理,应包含有整体框图。系统框架图:..①.信号发生模块:该模块的核心器件为NE555。由555构成两个单稳态触发器和一个多谐振荡器。三个小电路输出三个信号UNIT_OUT,CON_OUT,CX_OUT。UNIT_OUT直接计数显示模块的计数端,CON_OUT,CX_OUT通过逻辑运算模块后同时控制计数显示模块的复位端,锁存端和计数端。②.逻辑运算模块:该模块的核心器件为74LS00。对信号发生模块的三个信号进行逻辑运算。获取前级或者后级所需要的控制信号。③.计数显示模块:该模块的核心器件为CD40110。在一个计数周期内,即1s内。按实现的功能分三个阶段:复位阶段,计数阶段,停止计数阶段。复位阶段进行复位,计数使能,锁存器锁存。计数阶段不复位,计数使能,锁存器不锁存。停止计数阶段不复位,计数端不使能,锁存器不锁存。总体工作过程:信号发生模块中的单位周期脉冲产生器产生一个UNIT_OUT,传入帧率控制脉冲产生器,从而帧率控制脉冲产生器输出CON_OUT,CON_OUT与UNIT_OUT进行或运算后传入待测电容脉冲转换器,从而待测电容脉冲转换器输出CX_OUT,产生的三个波形以及波:..的引脚控制端的逻辑关系如下图表所示:时序图单位周器脉冲UNIT_OUT待测电容输出脉冲CX_OUT帧率控制脉冲CON_OUT正常生命期异常处理CX_OUT0101CON_OUT0111复位RES1001T(计数器使能)0010LE(锁存使能)1000逻辑关系如下:RES=~CON_OUTLE=(~CX_OUT)(~CON_OUT)~TE=(~CX_OUT)(CON_OUT)将上述逻辑关系转换为与非逻辑后具体的逻辑实现如下图所示::..计数,显示。从而在数码管端显示待测电容的值。电路有三个当位通过改变单位周期脉冲产生器中的控制电容为102,103,104。就可以调出以1nF为单位的x1档,x10档,x100档。、仿真与分析详细介绍各单元电路的选择、设计及工作原理分析、仿真,并介绍有关参数的计算及元器件参数的选择等。其中仿真应有相应仿真结果的截图。:NE555?原理介绍:图2所示为单稳态触发器的电路和波形图。单稳态触发器在数字电路中常用:..):将脉宽不一致的信号输入单稳态触发器后,可输出脉宽一致的脉冲信号。另外,单稳态触发器也常用于定时器电路中,调整RC的值可以得到不同的定时值。图1由555构成的单稳态触发器单稳态触发器采用电阻、电容组成RC定时电路,用于调节输出信号的脉冲宽度TW。在图2(a)的电路中,Vi接555定时器的端,其工作原理如下:①稳态(触发前):Vi为高电平时,VTR=1,输出VO为低电平,放电管T导通,定时电容器C上的电压(6、7脚电压)VC=VTH=0,555定时器工作在“保持”态。②触发:在Vi端输入低电平信号,555定时器的端为低电平,电路被“低触发”,Q端输出高电平信号,同时,放电管T截止,定时电容器C经(R+RW)充电,VC逐渐升高。电路进入暂稳态。在暂稳态中,如果Vi恢复为高电平(VTR=1),时(VTH=0),555定时器工作在保持状态,VO为高电平,T截止,电容器继续充电。③恢复稳态:经过一定时间后,,因VTH>VCC使555定时器“高触发”,VO跳转为低电平,放电管T导通,电容器经T放电,VC迅速降为0V,这时,VTR=1,VTH=0,555定时器恢复“保持”态。④高电平脉冲的脉宽TW:当VO输出高电平时,放电管T截止,电容器开始充电,在电容器上的电压<VCC这段时间,VO一直是高电平。因此,脉冲宽度即是由电容器C开始充电至VC=VCC的这段暂稳态时间。脉冲宽度计算公式:Tw≈(R+RW)C:..实现单元:NE555?原理介绍:(a)(b)图由555构成的多谐振荡器用555定时器构成的多谐振荡器及其工作波形如图2所示,其工作原理如下:当接通电源V后,电容C上的初始电压为0V,比较器C和C输出为1cc12和0,使U=1,放电管T截止,电源通过R、R向C充电。U上升至2V/3时,RS触发器被复位,使U=0,T导通,电容C通过R到地放电,U开始下降,o2c当U降到V/3时,输出U又翻回到1状态,放电管T截止,电容C又开始ccco充电。如此周而复始,就可在3脚输出矩形波信号。由图2(b)所示,U将在V/3和2V/3之间变化,因而可以求得电容C上的充电时间T和放电时间T:12T=(R+R)Cln(R+R)C11212:..T=RClnC222T=T+T=(R+2R)Cln2≈(R+2R)C121212振荡频率f=1/T≈/[(R+2R)C]12占空比q=(R+R)/(R+2R)>50%:CD40110?原理介绍:40110为十进制可逆计数器/锁存器/译码器/驱动器,具有加减计数,计数器状态锁存,七段显示译码输出等功能。40110有2个计数时钟输入端CPU和CPD分别用作加计数时钟输入和减计数时钟输入。由于电路内部有一个时钟信号预处理逻辑,因此当一个时钟输入端计数工作时,另一个时钟输入端可以是任意状态。40110的进位输出CO和借位输出BO一般为高电平,当计数器从0~9时,BO输出负脉冲;从9~0时CO输出负脉冲。在多片级联时,只需要将CO和BO分别接至下级40110的CPU和CPD端,就可组成多位计数器。:..。为方便打孔,在腐蚀电路板之后没有立刻将表面墨粉磨去,打孔后虽小心处理,打孔边缘铜皮仍有毛刺,磨砂时易被勾住而:..另外孔径过小,腐蚀时间过长也会照成这个后果。由于焊盘脱落,后续的上焊出现了问题,焊得很难看,调试时也发现电路不工作的原因多源于此。松香水挥发后表面疙瘩不平。松香水涂的时候赶时间,没有仔细涂,一下子涂了很多,并且没有平放在静处。如果少涂一些,应当可以改善该问题。同一条线路上的输出电压不同。可能是电磁干扰,也可能是接触不良,电磁干扰的可能性很小,但是仔细观察电路线也没有看出有铜线断路,或者焊盘虚焊。最终用导线依着铜线焊了一转,问题就解决了,因此应该是铜线断路了,可能是铜线本身的问题。波形输出不稳定。人体触碰到电路的任何一端电路就会相对稳定。最后查出都是由于虚焊导致的,将虚焊处理后,电路便工作正常了。电容测试值不准确。由于用于控制波形的555电路本身并不是十分精确的,电路中的电阻,电容值均与理论值有较大偏差,由于波形间的影响是线性的,因此只要控制其中一个电阻或者电容连续变化,便可以找到一个准确工作点。同时,我们采用并联电容的方式来给测量电路换挡,这时,由于电容的值与理论值并不相符,我们是通过调电阻来使电路符合要求,因此,在其中一个档位中,我们将电阻调到最适合后,如果换一个档位,此时因为前后电容并不严格满足倍数关系,原来调整好的状态便不再成立。这样,在一个档位测量正确的情况下,在另一个档位测量就会有误差。这是我们设计的电路的一个缺陷。在一个档位的情况下,我们的电容测量误差可以减小到5%以内(以台式万用表的测量值为标准),我们知道,除非两条直线重合,否则,两条直线会存在一个斜率差,这会导致准确测量点只可能有一个,就是两直线相交的地方。沿相交的两边,测量的误差会逐渐增大。这个误差是无法避免的。因为指导我们的理论公式中的脉宽与实际脉宽并不严格对应。,从最初的模电,数电知识复****到元器件资料的理解,再到原理图绘制,原理否定,重新设计原理图,最后确定方案。从PCB绘制,电路板制作,焊接,到最后的调试,成功显示。我们付出了很多,但是最终得到的电路的成功是令人满意和喜悦的。在这忙碌的几周时间里,最值得肯定的是对已学过的理论知识的巩固。虽然这样一个小项目所涉及的理论并不是很多,对于本专业知识的掌握却有很大帮助。比较可惜的是限于时间,我们此次项目少有涉及模电的知识,比如在电平转换时为了避免模拟电路可能导致的不稳定而带来的调试麻烦,直接采用了逻辑运算IC。另外,同样由于时间限制,没有进一步改良改进电路。不得不说是一个遗憾。:..:..:..:..1·何建新,高胜东·数字逻辑设计基础·高等教育出版社··2·电子基础教学实验中心·电子技术基础实验·四川大学出版社··