1 / 8
文档名称:

数字钟实验报告.doc

格式:doc   大小:1,351KB   页数:8页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数字钟实验报告.doc

上传人:jiquhe72 2018/1/21 文件大小:1.32 MB

下载得到文件列表

数字钟实验报告.doc

文档介绍

文档介绍:实验报告
课程名称: 电子线路与数字逻辑
学生姓名: 许一
学号: 8003117103
专业班级: 信息安全173班

2018年 1 月 10 日
南昌大学实训报告
学生姓名: 许一学号: 8003117103 专业班级: 信息安173班
实训类型:□验证□综合√设计□创新实训日期: 实验成绩:
实验项目名称
可循环可调零数字钟逻辑电路模拟设计
实验目的

、译码器及一些电路器件的逻辑功能和使用方法。
。熟悉集成电路的引脚安排,掌握各芯片的逻辑功能及使用方法。

三、实训要求
,时、分、秒分别为二十四进制、六十进制、六十进制。
,并且能够调零
,并且可以单独对时进位。

实训基本原理(附原理框图、原理图)
数字钟实际上是一个对标准频率(1Hz)进行计数的计数电路。振荡器产生的时钟信号经过分频器形成秒脉冲信号,秒脉冲信号输入计数器进行计数,并把累计结果以“时”、“分”、“秒”的数字显示出来。秒计数器电路计满
60后触发分计数器电路,分计数器电路计满60后触发时计数器电路,当计满24小时后又开始下一轮的循环计数。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路可以对分和时进行校时。
原理框图
实际接线图


从上图可知,数字钟由以上各部分电路组成。振荡器产生的1Hz
的脉冲作为数字钟的标准秒脉冲。秒计数器计满60后向分计数器个位进位,分计数器计满60后向小时计数器个位进位并且小时计数器
按照二十四进制计数。计数器的输出经译码器送显示器。校时电路可分别对时、分进行单独校时,以达到标准时间。
由框图可知电路主要由振荡电路、计数电路、显示电路以及校时电路四大部分组成。下面将对各部分电路进行设计
:
数字钟接线图
五、主要仪器设备、软件及耗材
软件:ISIS 7 Professional
74LS161 7片 74LS138 1片
74LS151 5片 74LS48 1片
74LS00 7片 SW-ROT-3 1个
六、实训步骤
,制成数字钟,并检查电路是否正确连接。
、分的调时及对数子钟的停表、调零的试验,检测数字钟能否正常使用,能否循环计时,记录下试验过程中所遇问题并进行解决。

七、调试过程及处理结果
未清零时钟效果图
清零后的时钟效果图
进行调分位时的时钟
进行调小时位时的时钟

一开始,发光二极管并未调零时的时间为111111,经过调零系统后,变成000000开始计时。调节脉冲为3