1 / 25
文档名称:

数字电路与逻辑设计实验指导书_精品.ppt

格式:ppt   页数:25
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数字电路与逻辑设计实验指导书_精品.ppt

上传人:1449388646 2012/6/25 文件大小:0 KB

下载得到文件列表

数字电路与逻辑设计实验指导书_精品.ppt

文档介绍

文档介绍:一、实验目的
1. 熟悉译码器的逻辑功能。
2. 掌握用2线-4线译码器扩展成3线-8线译码器的方法。
3. 熟悉数据选择器的逻辑功能。
4. 学习用数据选择器和译码器构成组合逻辑电路的方法(选)。
11/12/2017
1
二、实验所用器件和仪表
1. 双 4 选 l 数据选择器 74LSl53 1片
2. 双 2 线-4 线译码器 74LS139 1片
3. 74LS00或74LS04 1片
4. 示波器 1台
11/12/2017
2
三、实验原理
译码器是一个多输入、多输出的组合逻辑电路。它的作用是把给定的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。译码器在数字系统中有广泛的用途,不仅用于代码的转换、终端的数字显示,还用于数据分配,存贮器寻址和组合控制信号等。不同的功能可选用不同种类的译码器。
11/12/2017
3
译码器可分为通用译码器和显示译码器两大类。前者又分为变量译码器和代码变换译码器。
(又称二进制译码器),用以表示输入变量的状态,如2线-4线、3线-8线和4线-16线译码器。若有n个输入变量,则有2n个不同的组合状态,就有2n 个输出端供其使用。而每一个输出所代表的函数对应于n个输入变量的最小项。
11/12/2017
4
二进制译码器实际上也是负脉冲输出的脉冲分配器。若利用使能端中的一个输入端输入数据信息,器件就成为一个数据分配器(又称多路分配器),。若在S1输入端输入数据信息,S2=S3=0,地址码所对应的输出是S1数据信息的反码;若从S2端输入数据信息,令S1=1、 S3= 0,地址码所对应的输出就是S2端数据信息的原码。若数据信息是时钟脉冲,则数据分配器便成为时钟脉冲分配器。
11/12/2017
5
根据输入地址的不同组合译出唯一地址,故可用作地址译码器。接成多路分配器,可将一个信号源的数据信息传输到不同的地点。
二进制译码器还能方便地实现逻辑函数,,实现的逻辑函数
作数据分配器
实现逻辑函数
11/12/2017
6

a、七段发光二极管(LED)数码管
LED数码管是目前最常用的数字显示器,(a)、(b)为共阴管和共阳管的电路,(c)为两种不同出线形式的引出脚功能图。
(a) 共阴连接(“1”电平驱动)
(b) 共阳连接(“0”电平驱动)
11/12/2017
7
(c) 符号及引脚功能
一个LED数码管可用来显示一位0~9十进制数和一个小数点。小型数码管()每段发光二极管的正向压降,随显示光(通常为红、绿、黄、橙色)的颜色不同略有差别,通常约为2~,每个发光二极管的点亮电流在5~10mA。LED数码管要显示BCD码所表示的十进制数字就需要有一个专门的译码器,该译码器不但要完成译码功能,还要有相当的驱动能力。
图 LED数码管
11/12/2017
8
b、BCD码七段译码驱动器
此类译码器型号有74LS47(共阳),74LS48(共阴),CC4511(共阴)等。
数据选择器又叫“多路开关”。数据选择器在地址码(或叫选择控制)电位的控制下,从几个数据输入中选择一个并将其送到一个公共的输出端。数据选择器的功能类似一个多掷开关,,图中有四路数据D0~D3,通过选择控制信号 A1、A0(地址码)从四路数据中选中某一路数据送至输出端Q。
4选1数据选择器示意图
11/12/2017
9
数据选择器为目前逻辑设计中应用十分广泛的逻辑部件,它有2选1、4选1、8选1、16选1等类别。
数据选择器的电路结构一般由与或门阵列构成,也有用传输门开关和门电路混合而成的。
所谓双4选1数据选择器就是在一块集成芯片上有两个4选1数据选择器。,。
输入
输出
A1
A0
Q
1
×
×
0
0
0
0
D0
0
0
1
D1
0
1
0
D2
0
1
1
D3
74LS153引脚功能
11/12/2017
10