1 / 3
文档名称:

网络企业价值评估.docx

格式:docx   大小:75KB   页数:3页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

网络企业价值评估.docx

上传人:aideliliang128 2018/4/18 文件大小:75 KB

下载得到文件列表

网络企业价值评估.docx

相关文档

文档介绍

文档介绍:可编程时间间隔定时器芯片82C54
82C54是一种实现定时和计数功能的外围电路,拥有3个独立的16位计数器,每个计数器都可通过程序设计的方法设定为实现定时功能的各种操作方式。
可编程时间间隔定时器芯片82C54有以下几个特点:
与所有Intel系列微处理器兼容
可以处理从DC~12MHz范围的输入频率信号
3个独立的16位的计数器
最大计数范围为0~65535
6种可编程的计数模式
状态读返回命令
以二进制或BCD计数
与TTL完全兼容
单 5V供电电压
低功耗的CHMOS
工作温度范围:
C82C54 0C~+70C
I82C54 -40C~+85C
M82C54 -55C ~+125C
82C54内部结构
82C54的内部结构如图9-12所示,该芯片内部由数据总线缓冲器、控制寄存器、读/写控制逻辑以及计数器等组成
82C54内部结构
一、数据总线缓冲器
该缓冲器为8位双向三态的缓冲器,可直接挂在数据总线上。通过它,一方面可以向控制寄存器写入控制字,向计数器写入计数初值;另一方面也可由CPU通过该缓冲器读取计数器的当前计数值
二、读/写控制逻辑
读/写逻辑的功能是接收来自CPU的控制信号,包括读信号、写信号、片选信号和芯片内部寄存器的寻址信号A1、A0,并完成对82C54各计数器的读/写操作
82C54内部结构
三、控制字寄存器
接收来自CPU的控制字,并由控制字D7、D6位的编码决定该控制字写入哪一个计数器的控制寄存器中
四、计数器
82C54有3个独立的计数器通道,每个通道的结构完全相同,如图9-13所示。每一个通道有一个16位减法计数器,还有对应的16位初值寄存器和输出锁存器。计数开始前写入的计数初值存于初值寄存器;计数过程中,减法计数器的值不断递减,而初值寄存器中的初值不变。输出锁存器则用于写入锁存命令时锁定当前计数值
82C54每个计数器的内部逻辑图
82C54的引脚信号
82C54有24条引脚,双列直插式封装,如图9-14所示
一、与CPU一侧的接口信号
D0~D7,三态双向数据线。
与CPU数据总线相连,用于传递CPU与82C54之间的数据信息、控制信息和状态信息
82C54的引脚信号
片选信号,输入,低电平有效。有效时,表示82C54被选中,允许CPU 对其进行读/写操作。