1 / 9
文档名称:

试验D触发器及JK触发器.ppt

格式:ppt   大小:180KB   页数:9页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

试验D触发器及JK触发器.ppt

上传人:likuilian1 2018/4/27 文件大小:180 KB

下载得到文件列表

试验D触发器及JK触发器.ppt

文档介绍

文档介绍:实验 D触发器及JK触发器
一、实验目的
二、实验仪器设备
三、实验原理
四、实验电路
五、实验内容及步骤
六、实验注意事项
七、实验报告要求
一、实验目的



二、实验原理

在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。本实验采用74LS112双JK触发器,是下降边沿触发的边沿触发器。引脚功能及逻辑符号见附录。
JK触发器的状态方程为:
2、D触发器
在输入信号为单端的情况下,D触发器用起来最为方便,其状态方程为Qn+1=Dn,其输出状态的更新发生在CP脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D端的状态,D触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生等。有很多种型号可供各种用途的需要而选用。如双D 74LS74、
三、实验内容及步骤

(1)测试D 、D的复位、置位功能
任取一只JK触发器,D、D、J、K端接逻辑开关输出插口,CP端接单次脉冲源,Q、端接至逻辑电平显示输入插口。要求改变D,D(J、K、CP处于任意状态),并在D=0(D=1)或D=0(D=1)作用期间任意改变J、K及CP的状态,观察Q、状态。自拟表格并记录之。
(2)测试JK触发器的逻辑功能
按表4-9-3的要求改变J、K、CP端状态,观察Q、状态变化,观察触发器状态更新是否发生在CP脉冲的下降沿(即CP由1→0),记录之。
J
K
CP
Qn+1
Qn=0
Qn=1
0 0
0→1
1→0
0 1
0→1
1→0
1 0
0→1
1→0
1 1
0→1
1→0

(1)测试D 、D