1 / 41
文档名称:

触发器(Flip Flop).ppt

格式:ppt   页数:41
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

触发器(Flip Flop).ppt

上传人:中国课件站 2011/8/30 文件大小:0 KB

下载得到文件列表

触发器(Flip Flop).ppt

文档介绍

文档介绍:触发器(Flip Flop)
内容:1 基本RS触发器
2 同步触发器
目的与要求:
1 掌握时序电路的定义、分类、触发器的特点。
2 掌握基本RS触发器的电路结构、工作原理、逻辑功能。
3 掌握同步触发器的工作原理、逻辑功能。
4 掌握触发器逻辑功能的表示方法。
5 了解同步触发方式存在的空翻问题。

重点与难点:
1 基本概念要正确建立。
2 基本RS触发器的逻辑功能、触发方式。
3 D、JK触发器的逻辑功能及其功能描述方法。
难点:现态、次态、不定状态的正确理解。
1
复习(提问):
1 组合电路的定义?构成其电路的门电路有何特点?
2 组合电路与时序电路的区别?
2
本讲内容提要
触发器:具有记忆功能的基本逻辑单元。
基本RS触发器的电路结构、工作原理、逻辑功能。
各种触发器的逻辑功能、触发方式。
简单介绍触发器的应用。
3
触发器是构成时序逻辑电路的基本逻辑部件。
它有两个稳定的状态:0状态和1状态;
在不同的输入情况下,它可以被置成0状态或1状态;
当输入信号消失后,所置成的状态能够保持不变。
所以,触发器可以记忆1位二值信号。
,触发器可以分为RS触发器、D触发器、JK触发器、T和T´触发器;,又可分为基本RS触发器、同步触发器、主从触发器和边沿触发器。
4
基本RS触发器
电路组成和逻辑符号
信号输入端,低电平有效。
信号输出端,Q=0、Q=1的状态称0状态,Q=1、Q=0的状态称1状态,
5
工作原理
R S
Q
1
0
0
1
0 1
0
①R=0、S=1时:由于R=0,不论原来Q为0还是1,都有Q=1;再由S=1、Q=1可得Q=0。即不论触发器原来处于什么状态都将变成0状态,这种情况称将触发器置0或复位。R端称为触发器的置0端或复位端。
6
0
1
1
0
R S
Q
0 1
0
②R=1、S=0时:由于S=0,不论原来Q为0还是1,都有Q=1;再由R=1、Q=1可得Q=0。即不论触发器原来处于什么状态都将变成1状态,这种情况称将触发器置1或置位。S端称为触发器的置1端或置位端。
1 0
1
7
1
1
1
0
③R=1、S=1时:根据与非门的逻辑功能不难推知,触发器保持原有状态不变,即原来的状态被触发器存储起来,这体现了触发器具有记忆能力。
R S
Q
0 1
0
1 0
1
1 1
不变
1
0
8
0
0
1
1
R S
Q
0 1
0
1 0
1
1 1
不变
0 0
不定
?
④R=0、S=0时:Q=Q=1,不符合触发器的逻辑关系。并且由于与非门延迟时间不可能完全相等,在两输入端的0同时撤除后,将不能确定触发器是处于1状态还是0状态。所以触发器不允许出现这种情况,这就是基本RS触发器的约束条件。
9
特性表(真值表)
现态:触发器接收输入信号之前的状态,也就是触发器原来的稳定状态。
次态:触发器接收输入信号之后所处的新的稳定状态。
10