1 / 24
文档名称:

实验四 MSI组合逻辑电路的设计与制作.ppt

格式:ppt   页数:24
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

实验四 MSI组合逻辑电路的设计与制作.ppt

上传人:中国课件站 2011/8/30 文件大小:0 KB

下载得到文件列表

实验四 MSI组合逻辑电路的设计与制作.ppt

文档介绍

文档介绍:实验四、中规模组合逻辑 电路的应用
袁建荣
一、实验目的:
了解译码器、数据选择器等中规模集成电路的性能及使用方法
能够灵活地运用译码器、数据选择器实现各种电路
二、实验器材:
集成电路译码器 74LS138 2片
集成电路数据选择器 74LS151 1片
数字电路学习机
万用表
连接线若干
三、实验原理
关于地址码排序
若地址用英文字母表示,则字母的排序在前的为地址的低位,字母的排序在后的为地址的高位。如 C B A
若地址用相同的字母加下脚标(数字)表示,则数字小的为地址的低位,数字大的为地址的高位。
如:A2 A1 A0
关于数字序列号 11010110
先出现的数字为D0,然后依次是D1 D2 … D7
1、译码器介绍
译码器是一种多输入多输出的组合逻辑电路
功能:将给定的代码所代表的含义‘‘翻译”出来,从输出通道中相应的一路输出信号
用途:1)代码转换,2)终端数字显示,3)实现复杂函数等
介绍 MSI TTL集成电路
74LS138
译码器
.
.
.
输入
输出
A2
A1
A0
Y7
Y6
Y0
3线-8线译码器
0
0
0
74LS138引脚图选通功能表
0
×
×
1------1
×
1
×
1------1
×
×
1
1------1
1
0
0
译码状态
三个使能端:
三线地址输入端:
八线输出端:
译码器输出低电平有效
G1、G2A、G2B
A2、A1、A0
Y7——Y0
G1
G2A
G2B
Y7
……
Y0
74LS138逻辑功能的测试
画出实验电路图
连接实验电路
工作原理分析
当G1G2AG2B = 100时
电路处于禁止状态
Y0---Y7均为1
当G1G2AG2B=100时
电路处于译码状态
请同学们验证电路逻辑功能
74LS138
A0
A1
A2
Y0
Y1
Y6
Y7
VCC
GND
G1
G2A
G2B
……
+5V
1 0 0
0 0 0
1 1 …… 1 0
0 0 1
1 1 …… 0 1
1 1 1
0 1 …… 1 1
1 1 0
1 0 …… 1 1
译码器的应用
利用译码器实现组合逻辑函数
电路设计:
用二片74LS138扩展成4-16线的译码器
用译码器实现逻辑函数
设计方法:
将欲实现的逻辑函数变换成为最小项的形式
将函数的输入变量接到译码器的输入端,应用译码器的功能得到对应的输出
函数式变换
配接合适的逻辑门电路,实现电路功能
例:用74LS138实现逻辑函数
电路设计
74LS138
A2
A1
A0
G1
G2A
G2B
0 0 1
0 1 0
Y1
Y2
0 1 1
Y3
1 0 1
Y5
&
F
原理分析;
条件:
因为
所以,
若选用输出为高电平的
译码器实现该函数,应配
接何逻辑门?
A B C
而此时
?