1 / 32
文档名称:

飞思卡尔第十章AD转换翻译.doc

格式:doc   大小:89KB   页数:32页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

飞思卡尔第十章AD转换翻译.doc

上传人:zbfc1172 2018/6/11 文件大小:89 KB

下载得到文件列表

飞思卡尔第十章AD转换翻译.doc

文档介绍

文档介绍:第10章
模拟到数字转换器(ADC12B16CV1)
修订历史

介绍
该ADC12B16C是一个16通道,12位,多路输入的逐次逼近模拟到数字
转换器。请参考设备的电气规范ATD准确性。

特点
8 - ,10 - ,或12位分辨率。
在停止模式转换使用内部产生的时钟
自动返回到低电源转换后序列
自动比较打断高于或更少/可编程值同比
可编程的采样时间。
左/右对齐结果数据。
外部触发控制。
序列完成中断。
模拟输入通道的16个模拟输入多路复用器。
特别转换为VRH造型,VRL,(VRL + VRH造型)/ 2。
1至16的转换序列的长度。
连续转换模式。
多通道扫描。
可配置的任何广告或增设4个通道触发任何外部触发功能
投入。四个额外的触发输入可以芯片外部或内部。请参考设备
规范的可用性和连接。
通道周围包裹配置位置(当转换序列中的多个频道)。

操作模式

转换模式
有软件性能的单间,或连续转换一个可编程的选择
单通道或多通道。

MCU的运行模式
停止模式
- ICLKSTP = 0 ATDCTL2寄存器()
    进入停止模式中止任何正在进行的转换序列,如果一个序列已中止
    退出后重新启动它停止模式。这有同样的效果为出发1 /后果
    转换序列与写入ATDCTL5。因此,从停止模式退出后,与一
以前中止顺序等所有标志都清零
- ICLKSTP = 1 ATDCTL2登记()
    A / D转换序列的基础上无缝继续在国内产生的停止模式
    时钟ICLK作为ATD时钟。转换过渡期间从运行到停止模式或副
    相反的结果是不写入结果登记,没有国家合作框架的标志设置,也没有做比较。
    当在停止模式(转换ICLKSTP = 1)一停止ATD是恢复时间tATDSTPRCV
    要切换到基于ATDCLK总线时钟停止模式时离开。不要访问
    在此期间ATD寄存器。
等待模式
ADC12B16C行为在运行相同,等待模式。为了降低功耗连续性
转换之前,应中止进入等待模式。
冻结模式
在冻结模式下ADC12B16C要么继续或完成或停止转换根据
FRZ1和FRZ0位。这是非常有用的调试和仿真。

框图

信号描述
本节列出了所有的投入ADC12B16C块。

详细的信号说明
ANx (x = 15, 14, 13, 12, 11, 10, 9, 8, 7, 6, 5, 4, 3, 2, 1, 0)

此引脚作为模拟输入通道十它也可以配置为数字端口或外部触发
为ATD转换。

ETRIG3,ETRIG2,ETRIG1,ETRIG0
这些输入可以配置作为ATD转化为外部触发。
参阅这些投入的可用性和连接设备的规格!

VRH,VRL
VRH造型是较高的参考电压,VRL是低ATD转换参考电压。

VDDA,VSSA
这些引脚为ADC12B16C块模拟电路的电源。

记忆地图和寄存器定义
本节提供了所有寄存器的ADC12B16C访问的详细描述。

模块存储器映射
图10-2给出了一个对所有ADC12B16C寄存器的概述。
 注意
注册地址=基地址+偏移地址,那里的基址是指在水平和单片机的地址偏移是指在模块水平。

注册说明
本节介绍的地址为所有ADC12B16C寄存器和个人位。

ATD控制寄存器0(ATDCTL0)
写入到这个寄存器将中止当前转换序列。
模块基地+ 0x0000
图10-3。ATD控制寄存器0(ATDCTL0)
阅读:随时
写入:任何时候,在特殊模式总是写0到保留位7。
表10-1。 ATDCTL0场说明

描述
 3-0
WRAP的[3-0]
环绕通道选择位- 这些位决定为环绕声道时做多频道转换。编码是总结在表10-2。
表10-2。多通道环绕编码

ATD控制寄存器1(ATDCTL1)
写入到这个寄存器将中止当前转换序列。
图10-4。ATD控制寄存器1(ATDCTL1)
阅读:随时
写入:随时
表10-3。 ATDCTL1场说明

描述
   7
ETRIGSEL
外部触发源选择- 该位选择外部触发源将任公元1渠道或ETRIG3 - 0的投入之一。查看可用性和连接的设备规格ETRIG3 -
0投入。如果某个特定ETRIG3 - 0输入选项不可用,