1 / 40
文档名称:

数字逻辑教学 数字电路3-4PPT课件.ppt

格式:ppt   大小:1,401KB   页数:40页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数字逻辑教学 数字电路3-4PPT课件.ppt

上传人:yixingmaob 2018/7/17 文件大小:1.37 MB

下载得到文件列表

数字逻辑教学 数字电路3-4PPT课件.ppt

相关文档

文档介绍

文档介绍:§ 中规模计数器(Counter)
记忆输入脉冲个数的集成芯片。
四位二进制计数器
可逆四位二进制计数器
十进制计数器
中规模计数器构成的任意进制计数器
◎清零法
◎预置法
模:计数器的容量。
计数器种类:
①按时钟的触发方式: 同步计数器
异步计数器
②按进位体制: 二进制计数器
十进制计数器
模N计数器
③按计数功能: 加法计数器
减法计数器
可逆计数器
1. 集成同步二进制计数器
(1) 四位二进制加计数器( 74LS161/163 )
74LS161采用异步清零方式。
74LS163采用同步清零方式。
1)逻辑功能:
EP、ET、Co用于级联。
CO = ET·Q3Q2Q1Q0
CO = Q3 Q2 Q1 Q0
CO = ET·Q3Q2Q1Q0
异步置 0
0
保持
×
×
×
×
×
0
×
1
1
保持
×
×
×
×
×
×
0
1
1
计数
×
×
×
×
1
1
1
1
d0
d1
d2
d3
d0
d1
d2
d3
×
×
0
1
0
0
0
0
0
×
×
×
×
×
×
×
×
0
CO
Q0
Q1
Q2
Q3
D0
D1
D2
D3
CP
ET
EP
LD
CR
说明
输出
输入
CT74LS161
RCO = Ripple clock output
74LS161
Q
3
Q
0
Q
2
Q
1
(b)
逻辑功能示意图
CR
D
0
D
1
D
2
D
3
ET
T
ET
P
CP
RCO
LD
1)用四位二进制计数器构成 4×n 位二进制计数器
CP 同时接在各片计数器的时钟输入端;
(2) 容量扩展:
同步级联(只适用于有使能端计数器)
低位的进位输出 Co 控制高位的计数使能端。
1) 排列计数器高低位的顺序;
2) 找到低位向高位的进位信号;
级联步骤:
Q3 Q2 Q1 Q0
Co
CP
EP
ET
74LS161
RD
LD
D3 D2 D1 D0
Q3 Q2 Q1 Q0
Co
CP
EP
ET
74LS161
RD
LD
D3 D2 D1 D0
CP
Y
(1)
(2)
设置
计数状态
‘1’
不用端
无效
128 64 32 16 8 4 2 1
同步级联成256进制
M=16×16
高位的C 端是此计数器的进位输出端,进位信号为Y=1。
2) 工作时序图:
128 64 32 16 8 4 2 1
CP
‘0’
‘1’
‘0’
Y
Q3 Q2 Q1 Q0
RC
CP
En
U/D
74LS191
Max/Min
D3 D2 D1 D0
(2)
LD
Q3 Q2 Q1 Q0
RC
CP
En
U/D
74LS191
max/min
D3 D2 D1 D0
(1)
LD
M=16×16=256
构成 4×n 位计数器
不要使用Max/Min做级联