1 / 49
文档名称:

集成锁相环应用实验.ppt

格式:ppt   页数:49
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

集成锁相环应用实验.ppt

上传人:szh187166 2013/1/6 文件大小:0 KB

下载得到文件列表

集成锁相环应用实验.ppt

文档介绍

文档介绍:
锁相环是一个相位误差控制系统,它比较输入信
号和压控振荡器输出的信号之间的相位差,从而
产生误差控制电压来调整压控振荡器的频率,以
达到与输入信号同频,而保持一个稳定相位差。
PLL具有以下特点:
锁定时无剩余频差。
良好的窄带滤波特性。
良好的跟踪特性。
易于集成化。
锁相环使用时可根据不同用途,设计其工作锁定
状态或跟踪状态。
试验任务与要求
实验目的
了解锁相环路的工作原理,电路组成及性能特点;
掌握锁相环路及其部件性能指标的测试方法;
掌握集成锁相环的基本应用。
实验仪器
高频信号发生器 QF1055A 一台;
超高频毫伏表 DA22A 一台;
频率特性测试仪 BT-3C 一台;
直流稳压电源 HY1711-2 一台;
数字示波器 TDS210 一台.
实验任务与要求

用CD4046构成的10倍频电路,见图1。CD4046为锁相环,74LS90及外围电路组成十分频电路。来自CD4046的4脚压控振荡器输出信号经T210十分频从11脚反馈至鉴相器的引出端3脚,反馈信号与鉴相器的14脚输入信号(标准参考信号)作比较,在环路的同步范围内(锁定状态),实现倍频作用,即4脚频率是14脚频率的10倍(3脚频率与14脚频率相等)。
实验说明及思路提示
锁相环的组成原理
锁相环(PLL)基本组成框图如图6所示。
AGC自动增益控制
AFC自动频率控制
APC自动相位控制
锁定时无剩余频差
良好的窄带滤波特性
:
图7. CD4046原理图如下:


①VCO特性的测量
测试电路见图2,测VCO的fo~Uc关系,UC从0V~5V变化,间隔1V,对应测量VCO的输出频率,列表记录并绘成曲线。
a:R2=10KΩ的情况。
电源电压为5V,控制电压用另外一路电源产生,用频率计测出相应的频率即可。
b:若此时给控制端输入50KHz的方波,观测输出波形。
图2. fo~VC测试线路图如下: