文档介绍:第一章绪论
本设计是在指导老师给定课题的基础上经过思考创新而设计出来的基于单片机控制的语音录放器设计。内容丰富,运用灵活。课题运用ISD1420语音芯片,LM386音频功放,以及曾经学习过的AT89S51单片机芯片设计而成的经典电路。
设计背景
ISD1420 系列芯片是较为常用了语音录放集成电路,一般多用于语音电话,留言机等设备。更可于单片机实现接口,进行语音分段录放音的功能,可用于自动报时器,汽车自动报站器等设备,如果采用具有语音处理的16 位或32 位
处理器实现同样的功能将会增大开发的周期和成本,会使本来简单的系统更加的复杂。
设计要求
;
;
;
;
、字数的基本要求,内容要求充实、作图严谨规范等。
设计意义
增加产品销售量;
提高公共服务档次,符合建设国际城市的目标;
可免除生意人口干舌燥的叫喊,非常实用等。
第二章系统方案设计与研究
整个电路设计可分为以下几个单元电路:按键指令输入电路、录音电路、语音处理电路、音频放大电路、数码管显示电路等。
方案一:
采用基本的硬件电路,主芯片ISD1420直接控制整个语音电路,用LM386作为音频放大芯片,电路结构简单,一般较为常用。主要运用与简单语音报警器,温度报警器等等。
方案二:
在原来课题设计的基础上,利用单片机作为控制芯片实现分段录放功能,利用单片机控制的ISD1420芯片将会彻底发挥其优势,可以选择录放的起始段,清除等功能,是目前广泛爱好者语音电路的首选方案。
本设计采用方案二,处理器选择AT89S51单片机,语音芯片选择ISD1420,放大芯片为LM386,用微处理器对ISD 芯片的分段录放音控制时,才算是发挥了芯片的优势。
第三章 AT89S51概述
观图3-1 单片机(at89s51)外观
AT89S51
AT89S51(如图3-1)是一个低功耗,高性能CMOS 8位单片机,片内含4k Bytes ISP(In-system programmable)的可反复擦写1000次的Flash只读程序存储器,器件采用ATMEL公司的高密度、非易失性存储技术制造,兼容标准MCS-51指令系统及80C51引脚结构,芯片内集成了通用8位中央处理器和ISP Flash存储单元,功能强大的微型计算机的AT89S51可为许多嵌入式控制应用系统提供高性价比的解决方案。
特点:40个引脚,4k Bytes Flash片内程序存储器;
128 bytes的随机存取数据存储器(RAM);
32个外部双向输入/输出(I/O)口;
5个中断优先级2层中断嵌套中断;
2个16位可编程定时计数器;
2个全双工串行通信口,看门狗(WDT)电路,片内时钟振荡器。
此外,AT89S51设计和配置了振荡频率可为0Hz并可通过软件设置省电模式。空闲模式下,CPU暂停工作,而RAM定时计数器,串行口,外中断系统可继续工作,掉电模式冻结振荡器而保存RAM的数据,停止芯片其它功能直至外中断激活或硬件复位。同时该芯片还具有PDIP、等三种封装形式,以适应不同产品的需求。
• 8031 CPU与MCS-51 兼容
• 4K字节可编程FLASH存储器(寿命:1000写/擦循环)
•全静态工作:0Hz-33MHz
•三级程序存储器保密锁定
• 128*8位内部RAM
• 32条可编程I/O线
•两个16位定时器/计数器
• 6个中断源
•可编程串行通道
•低功耗的闲置和掉电模式
•片内振荡器和时钟电路
管脚说明
如图3-2所示:
图3-2 单片机2AT89S51原理图
VCC:供电电压。 GND:接地。
P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0 口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。
P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地址接收。
P2口:P2口为一个内部上拉电阻