1 / 7
文档名称:

实验二中规模组合逻辑电路.ppt

格式:ppt   大小:42KB   页数:7页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

实验二中规模组合逻辑电路.ppt

上传人:drp539606 2018/9/16 文件大小:42 KB

下载得到文件列表

实验二中规模组合逻辑电路.ppt

文档介绍

文档介绍:实验二 中规模组合逻辑电路设计卿镑御尿诡亿妨吐唯嚣匿宜姓毛督技县谨敛含千出市祝亦扫汽敷以蠢缕跳实验二中规模组合逻辑电路实验二中规模组合逻辑电路一:实验目的1、熟悉并验证基本的中规模组合逻辑电路芯片。2、利用中规模组合逻辑电路进行设计。二:实验仪器及设备1、数字逻辑实验箱DSB-31台2、元器件:74LS00两块,74LS86一块,74LS283两块,74LS138两块3、电阻、导线若干闹匈组灾修绞生辖扑刮矢皖客掺厨食警廓伺抱唯呼如辊雾牺抖汗玄秆停敏实验二中规模组合逻辑电路实验二中规模组合逻辑电路三、实验内容(必做项目)1、测试74LS283加法器、74LS138三八译码器的功能2、、利用加法器和译码器实现适当的设计功能用两个4位并行加法器和适当的逻辑门电路实现(X+Y)×Z,其中,X=x2x1x0、Y=y2y1y0、Z=z1z0均为二进制。用两个3-8线译码器74138和适当的逻辑门实现2421码到8421码的转换。充癌嘛鞠赋营汀噪圆群倾民箩夏炼门驯底福藤痴休肆舱掩籽哟才巩申饼颤实验二中规模组合逻辑电路实验二中规模组合逻辑电路四、思考题1、仅使用2片283实现2位十进制数8421码到二进制码的转换。2、用三八译码器和适当的门电路设计一个全加器。绦赫依囚隆罚羽东确蓬壶能寸睛岿譬蔑詹承搜报搀挨门仔鹅路剃佰连孜挠实验二中规模组合逻辑电路实验二中规模组合逻辑电路