文档介绍:浙江大学城市学院实验报告
课程名称数字逻辑设计实验
实验项目名称实验九触发器及其应用
实验项目名称实验十移位寄存器及其应用
学生姓名专业班级学号
实验成绩指导老师(签名) 日期
一、实验目的
掌握基本RS、JK、T和D触发器的逻辑功能。
掌握集成触发器的功能和使用方法。
掌握四位双向移位寄存器的逻辑功能与使用方法。
二、实验内容及实验步骤
1. 测试基本RS触发器的逻辑功能
(1) 设计原理图(工程用学号命名)
(2) 手动设置数据端的信号。模拟验证。
(3)填表
1
1→0
1
0
1
0→1
1
0
1→0
1
0
1
0→1
1
0
1
0
0
1
1
2、测试JK触发器74LS112的逻辑功能
(1)测试图:
编译并仿真。(供参考)
根据JK触发器功能表,以及波形文件输出结果,将各时钟周期的功能填入表中:(供参考)
J
K
Qn
Qn+1
功能
0
0
0
0
保持
0
0
1
1
0
1
0
0
置0
0
1
1
0
1
0
0
1
置1
1
0
1
1
1
1
0
1
翻转
1
1
1
0
填表:
时钟
1
2
3
4
5
功能
置1
清0
置1
置1
置0
时钟
6
7
8
9
10
功能
置0
保持
保持
翻转
翻转
3、测试双D触发器74LS74的逻辑功能
(1)测试D触发器的电路图
(2) 波形仿真
(3) 根据仿真结果,将D触发器的逻辑功能填入表中。
D
CLK
=0
=1
0
0变1
0
0
1变0
0
1
1
0变1
1
1
1变0
0
1
4、测试74LS194的逻辑功能
(1)逻辑电路测试图:
功能表(供参考)
CLRN
CLK
S1
S0
功能
QA
QB
QC
QD
0
﹡
﹡
﹡
置零
0
0
0
0
1
↑
1
1
送数
A
B
C
D
1
↑
0
1
右移
SRSI
QA
QB
QC
1
↑
1
0
左移
QB
QC
QD
SLSI
1
↑
0
0
保持
QA
QB
QC
QD
(2)仿真功能测试(供参考)
(3) 根