1 / 4
文档名称:

实验二 组合逻辑电路实验(一).ppt

格式:ppt   大小:93KB   页数:4页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

实验二 组合逻辑电路实验(一).ppt

上传人:mh900965 2018/11/14 文件大小:93 KB

下载得到文件列表

实验二 组合逻辑电路实验(一).ppt

文档介绍

文档介绍:实验二组合逻辑电路实验(一)
实验目的:
掌握译码器和字符显示译码器的逻辑功能。
掌握译码器应用及实现逻辑函数。
实验电路及仪器设备
1、实验电路
见图2-17,图2-18,实验箱上的显示译码器电路。
2、实验仪器
数字电子实验箱
A0
A1
A2
STA
STC
STB
Y0
Y1
Y2
Y3
Y4
Y5
Y6
Y7
1
2
3
4
5
6
7
9
10
11
12
13
14
15
CT74LS138
图2-7 CT74LS138的逻辑符号
婆踌壤诬霹判丰灯崔实揖帮勇偏兔肘搪氛陕狙佣敬韵凌证助估阜竟怨陷颖实验二组合逻辑电路实验(一)实验二组合逻辑电路实验(一)
三、实验内容及步骤
3-8线集成译码器74LS138逻辑功能测试
将74LS138的输入端A2、A1、A0分别接三个逻辑开关,使能信号端分别接另三个逻辑开关,改变它们的逻辑开关状态,按表2-4的输入和使能端的状态测试输出端状态。
A0
A1
A2
STA
STC
STB
Y0
Y1
Y2
Y3
Y4
Y5
Y6
Y7
CT74LS138
&
&
F2
F2
图2-18 译码器和门电路构成的组合逻辑电路
14
13
12
11
1
2
3
4
10
9
8
5
6
7
CT 74LS20
二四
输入与非门
V
CC
2D
2C
NC
2
B
2
A
3Y
&
1A 1B
NC
1C
1D
1
Y GND
&
图1
图2-18是由译码器和门电路构成的组合逻辑电路。按照图连接实验电路,依次改变输入端A2A1A0的逻辑开关状态(000~111),记录输出端F1、F2的逻辑状态,列出真值表填入表1,并指出此电路能够完成的逻辑功能。
图2-17是CT74LS138逻辑符号。用逻辑开关作为CT74LS138的输入信号,改变输入端A2A1A0 的逻辑开关状态(000~111),用0-1显示并记录输出端 0- 7的逻辑状态,结果记入表2-4中。
1
表1 组合逻辑电路真值
钻橡淖午化桔诸云噪碘愧履而放陋头奖供藤古怀失白辉窖君某嘻厩俗柯汲实验二组合逻辑电路实验(